首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

光电混合片上网络的拓扑设计与功耗优化

摘要第4-5页
abstract第5-6页
第一章 绪论第14-25页
    1.1 课题研究背景及意义第14-20页
        1.1.1 光电混合片上网络研究背景第14-17页
        1.1.2 光电混合片上网络设计问题第17-20页
    1.2 国内外研究现状第20-23页
        1.2.1 光片上网络拓扑结构研究现状第20-21页
        1.2.2 光电混合片上网络拓扑结构研究现状第21-22页
        1.2.3 光电混合片上网络路由算法研究现状第22-23页
    1.3 论文主要工作及章节安排第23-25页
        1.3.1 论文主要工作第23-24页
        1.3.2 论文章节安排第24-25页
第二章 光电混合片上网络研究思路及仿真平台设计第25-40页
    2.1 光电混合片上网络研究思路第25-37页
        2.1.1 基本光器件简介第25-27页
        2.1.2 光电混合片上网络拓扑结构分析第27-31页
        2.1.3 光电混合片上网络交换机制分析第31-33页
        2.1.4 光电混合片上网络路由算法分析第33-35页
        2.1.5 整体研究思路第35-37页
    2.2 基于JADE的光电混合片上网络仿真平台设计第37-39页
        2.2.1 JADE仿真平台简介第37页
        2.2.2 基于JADE软件的光电混合片上网络仿真平台改造第37-39页
    2.3 本章小结第39-40页
第三章 低功耗光片上网络的设计第40-55页
    3.1 低功耗光总线互连网络拓扑结构设计第40-47页
        3.1.1 光总线互连网络简介第40-42页
        3.1.2 Pinwheel拓扑结构设计第42-46页
        3.1.3 Pinwheel路由单元设计第46-47页
    3.2 PINWHEEL路由算法第47-50页
        3.2.1 路由算法第47-48页
        3.2.2 路由转发示例第48-49页
        3.2.3 数据包结构设计第49-50页
    3.3 实验性能分析第50-54页
        3.3.1 不同规模的性能分析第50-52页
        3.3.2 不同注入率的性能分析第52-54页
    3.4 本章小结第54-55页
第四章 低功耗低延时光电混合片上网络的设计第55-71页
    4.1 低功耗低延时光电混合网络拓扑结构设计第55-58页
        4.1.1 光电混合网络总体结构设计第55-56页
        4.1.2 HOPinwheel拓扑结构设计第56-58页
    4.2 HOPINWHEEL路由算法设计第58-66页
        4.2.1 HOPinwheel地址空间第59-60页
        4.2.2 基于通信距离的路由算法第60-64页
        4.2.3 路由算法示例第64-66页
        4.2.4 数据包结构设计第66页
    4.3 实验性能分析第66-70页
        4.3.1 不同规模的性能分析第66-68页
        4.3.2 不同注入率的性能分析第68-70页
    4.4 本章小结第70-71页
第五章 拥塞感知的光电混合自适应路由算法第71-81页
    5.1 拥塞信息交互机制第71-74页
        5.1.1 网络拥塞简介第71-72页
        5.1.2 拥塞信息交互第72-74页
    5.2 拥塞感知的自适应路由算法第74-78页
        5.2.1 自适应路由算法第74-77页
        5.2.2 路由算法示例第77-78页
    5.3 实验与性能分析第78-80页
    5.4 本章小结第80-81页
第六章 总结与展望第81-83页
参考文献第83-87页
致谢第87-88页
在学期间的研究成果及发表的学术论文第88页

论文共88页,点击 下载论文
上一篇:面向收发一体射频系统的光模数转换器关键技术研究
下一篇:基于多光源的可调谐微波光子滤波器