北斗导航接收机的宽动态数字反馈式AGC的设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-20页 |
1.1 研究背景及意义 | 第10-14页 |
1.2 国内外发展现状 | 第14-17页 |
1.3 论文研究内容及组织结构 | 第17-19页 |
1.4 本章小结 | 第19-20页 |
第二章 AGC系统原理介绍及方案设计 | 第20-29页 |
2.1 AGC系统介绍 | 第20-22页 |
2.1.1 AGC系统概述 | 第20页 |
2.1.2 AGC系统分类 | 第20-21页 |
2.1.3 AGC系统对比 | 第21-22页 |
2.2 AGC系统芯片主要性能参数 | 第22-25页 |
2.2.1 动态范围 | 第22-23页 |
2.2.2 线性度 | 第23-24页 |
2.2.3 稳定时间 | 第24页 |
2.2.4 噪声系数 | 第24-25页 |
2.3 北斗AGC芯片的指标要求和指标确定 | 第25-27页 |
2.3.1 增益分配 | 第25-26页 |
2.3.2 动态范围 | 第26页 |
2.3.3 线性度 | 第26-27页 |
2.3.4 噪声 | 第27页 |
2.3.5 带宽 | 第27页 |
2.4 本设计中AGC芯片系统结构 | 第27-28页 |
2.5 本章小结 | 第28-29页 |
第三章 宽动态可编程增益放大器的设计 | 第29-46页 |
3.1 可变增益放大器基本结构及实现方式 | 第29-35页 |
3.1.1 模拟控制VGA | 第29-33页 |
3.1.2 数字控制PGA | 第33-35页 |
3.2 宽动态PGA系统结构 | 第35-36页 |
3.3 宽动态PGA电路设计 | 第36-40页 |
3.3.1 固定增益级电路设计 | 第36-38页 |
3.3.2 可变增益级电路设计 | 第38-39页 |
3.3.3 译码电路设计 | 第39-40页 |
3.4 PGA电路的仿真结果 | 第40-45页 |
3.5 本章小结 | 第45-46页 |
第四章 AGC芯片其它模块的设计 | 第46-57页 |
4.1 ADC模块设计 | 第46-50页 |
4.1.1 ADC电路设计 | 第46-48页 |
4.1.2 ADC仿真结果 | 第48-50页 |
4.2 数据调理模块电路设计 | 第50-56页 |
4.2.1 计数器电路设计及仿真 | 第50-51页 |
4.2.2 加法器电路设计及仿真 | 第51-53页 |
4.2.3 时钟电路设计及仿真 | 第53-55页 |
4.2.4 数据调理模块整体电路仿真 | 第55-56页 |
4.3 本章小结 | 第56-57页 |
第五章 AGC系统整体仿真及版图设计 | 第57-63页 |
5.1 AGC系统整体前仿真 | 第57-59页 |
5.2 AGC系统的版图设计 | 第59-60页 |
5.3 AGC系统整体后仿真 | 第60-62页 |
5.4 本章小结 | 第62-63页 |
总结与展望 | 第63-65页 |
总结 | 第63页 |
展望 | 第63-65页 |
参考文献 | 第65-70页 |
攻读硕士学位期间取得的研究成果 | 第70-71页 |
致谢 | 第71-74页 |
附件 | 第74页 |