摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第11-14页 |
1.1 USB技术的发展历程 | 第11页 |
1.2 选题产生的时代背景及意义 | 第11-12页 |
1.3 设计主要工作内容 | 第12-13页 |
1.4 论文的结构安排 | 第13-14页 |
第二章 EHCI架构的规划和外围接 | 第14-39页 |
2.1 设计架构的规划 | 第14-29页 |
2.1.1 EHCI TD格式简介 | 第14-15页 |
2.1.2 以及EHCI工作流程简介 | 第15-17页 |
2.1.3 线上传输速度与系统访问速度的关系 | 第17页 |
2.1.4 系统访问速度的估算 | 第17-18页 |
2.1.5 OCP简介 | 第18-23页 |
2.1.6 FIFO深度的估算 | 第23-26页 |
2.1.7 DMA Pipe-line深度的估算 | 第26-27页 |
2.1.8 传输数据Threshold的估算 | 第27-28页 |
2.1.9 暂存TD数量估算 | 第28-29页 |
2.2 接口和功能的规划 | 第29-38页 |
2.2.1 标准规格的兼容 | 第29页 |
2.2.2 系统端接口的介绍 | 第29-33页 |
2.2.3 UTMI接口介绍 | 第33-37页 |
2.2.4 功能介绍 | 第37-38页 |
2.3 小结 | 第38-39页 |
第三章 EHCI硬件设计实现 | 第39-67页 |
3.1 EHCI TOP的架构框图 | 第39-40页 |
3.2 EHCI_MB_CB_SWITCH模块 | 第40-41页 |
3.2.1 功能描述 | 第40页 |
3.2.2 模块框图 | 第40-41页 |
3.2.3 主要IO及控制信号 | 第41页 |
3.3 EHCI_DMA2MBUS模块 | 第41-44页 |
3.3.1 功能描述 | 第41页 |
3.3.2 模块框图 | 第41-42页 |
3.3.3 主要IO及控制信号 | 第42-44页 |
3.4 EHCI_TD_CTRL模块 | 第44-51页 |
3.4.1 功能描述 | 第44-46页 |
3.4.2 模块框图 | 第46-48页 |
3.4.3 主要IO及控制信号 | 第48-51页 |
3.5 EHCI_BUF_CTRL模块 | 第51-53页 |
3.5.1 功能描述 | 第51页 |
3.5.2 模块框图 | 第51-53页 |
3.5.3 主要IO及控制信号 | 第53页 |
3.6 EHCI_MAIN模块 | 第53-56页 |
3.6.1 功能描述 | 第53页 |
3.6.2 模块框图 | 第53-54页 |
3.6.3 主要IO及控制信号 | 第54-55页 |
3.6.4 EHCI_MAIN工作流程 | 第55-56页 |
3.7 EHCI_BITS_CONVERT模块 | 第56-57页 |
3.7.1 功能描述 | 第56页 |
3.7.2 模块框图 | 第56-57页 |
3.7.3 主要IO及控制信号 | 第57页 |
3.8 EHCI_TRANS模块 | 第57-61页 |
3.8.1 功能描述 | 第57-58页 |
3.8.2 模块框图 | 第58页 |
3.8.3 主要IO及控制信号 | 第58-61页 |
3.9 EHCI_TRANS_MUX模块 | 第61-62页 |
3.9.1 功能描述 | 第61-62页 |
3.9.2 模块框图 | 第62页 |
3.9.3 主要IO及控制信号 | 第62页 |
3.10 EHCI_PORT0和EHCI_PORT1模块 | 第62-64页 |
3.10.1 功能描述 | 第62-63页 |
3.10.2 模块框图 | 第63页 |
3.10.3 主要IO及控制信号 | 第63-64页 |
3.11 EHCI_PORT_ROUTING模块 | 第64-65页 |
3.11.1 功能描述 | 第64页 |
3.11.2 模块框图 | 第64-65页 |
3.11.3 Port Routing的机制 | 第65页 |
3.12 RGST模块 | 第65-66页 |
3.12.1 功能描述 | 第65-66页 |
3.13 小结 | 第66-67页 |
第四章 EHCI内嵌模式API接.的实现 | 第67-75页 |
4.1 EHCI API接.的功能 | 第67页 |
4.2 EHCI API接.相关的寄存器介绍 | 第67-73页 |
4.2.1 EHCI规则中相关的寄存器 | 第67-70页 |
4.2.2 API接口专用寄存器 | 第70-73页 |
4.3 EHCI API接口的实现 | 第73-74页 |
4.4 小结 | 第74-75页 |
第五章 合成面积及速度测试 | 第75-80页 |
5.1 EHCI的合成面积 | 第75页 |
5.2 传输速度测试 | 第75-79页 |
5.2.1 本次速度测试的基础条件 | 第75页 |
5.2.2 速度测试结果 | 第75-79页 |
5.3 小结 | 第79-80页 |
第六章 结论 | 第80-81页 |
6.1 本次设计的主要贡献 | 第80页 |
6.2 下一步工作愿望 | 第80页 |
6.3 小结 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-84页 |
附录EHCI内嵌模式API接.代码 | 第84-110页 |