首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--频率合成技术、频率合成器论文

应用于无线通信多模接收机的频率综合器的研究与设计

摘要第1-3页
Abstract第3-6页
第一章 前言第6-9页
   ·课题背景第6-7页
   ·论文的主要工作和贡献第7-8页
   ·论文的组织结构第8-9页
第二章 多模接收机中频率综合器的结构及指标定义第9-30页
   ·锁相环频率综合器综述第9-12页
   ·频率综合器的性能指标第12-15页
     ·频率调谐范围,跳频间隔与频率精度第12-13页
     ·相位噪声与杂散第13-14页
     ·锁定时间第14-15页
   ·多模接收机中频率综合器指标的确定第15-23页
     ·相位噪声与杂散第17-21页
     ·锁定时间第21-23页
   ·多模接收机中频率综合器结构的分析与确定第23-30页
第三章 锁相环环路参数的设计第30-48页
   ·环路参数设计概述第30-31页
   ·PLL的s域的线性时不变模型第31-33页
   ·PLL的相位噪声模型第33-40页
     ·鉴频鉴相器与电荷泵的电流噪声第34-36页
     ·环路滤波器的电压噪声第36-37页
     ·压控振荡器的相位噪声第37页
     ·分频器的相位噪声第37-38页
     ·Σ-Δ调制器的噪声第38-40页
   ·PLL的动态特性第40页
   ·环路参数的设计第40-43页
   ·环路参数的设计进一步考虑:杂散第43-48页
     ·Reference spur第43-45页
     ·Fractional spur第45-48页
第四章 频率综合器的电路设计第48-83页
   ·正交压控振荡器第48-59页
     ·晶体管耦合VCO输出为正交信号的理论根据第48-50页
     ·传统晶体管耦合QVCO的问题第50-53页
     ·引入相移网络的晶体管耦合QVCo第53-57页
     ·仿真验证第57-59页
   ·可变分频比分频器第59-68页
     ·脉冲吞思想在可变分频比分频器中的应用第59-63页
     ·可变分频比分频器的工作时序第63-65页
     ·可变分频比分频器的电路设计第65-67页
     ·可变分频比分频器的仿真结果第67-68页
   ·鉴频鉴相器与电荷泵第68-73页
     ·鉴频鉴相器第68-69页
     ·电荷泵第69-71页
     ·鉴频鉴相器与电荷泵的线性度第71-73页
   ·谐波抑制的单边带混频器第73-75页
   ·数字模块第75-83页
     ·Sigma-Delta调制器第75-77页
     ·自动频率校正第77-83页
第五章 电路实现和测试第83-97页
   ·芯片实现第83页
   ·芯片测试第83-97页
     ·测试内容及方案第83-84页
     ·测试结果第84-97页
第六章 总结与展望第97-99页
   ·论文总结第97页
   ·未来展望第97-99页
参考文献第99-103页
致谢第103-104页

论文共104页,点击 下载论文
上一篇:抗单粒子翻转SRAM-based FPGA测试系统研究与设计
下一篇:14bit,128MHz连续时间低功耗Sigma-Delta调制器的研究与设计