SOPC中FPGA IP核配置方案研究与实现
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-11页 |
·SOPC 概述 | 第7-9页 |
·SOPC 的发展 | 第7-8页 |
·SOPC 的应用 | 第8-9页 |
·选题依据和所做工作 | 第9-11页 |
·I2C 总线现状 | 第9页 |
·I2C 总线配置FPGA IP 核意义 | 第9-10页 |
·本课题的研究工作 | 第10-11页 |
第二章 SOPC IP 核复用技术 | 第11-15页 |
·IP 核概述 | 第11-13页 |
·IP 基本特征 | 第12页 |
·IP 开发流程 | 第12-13页 |
·IP 核复用技术 | 第13-14页 |
·本章小结 | 第14-15页 |
第三章 FPGA 配置方案设计 | 第15-27页 |
·FPGA 配置和回读 | 第15-19页 |
·FPGA 配置模式 | 第15-16页 |
·FPGA 配置引脚 | 第16-17页 |
·FPGA 配置流程 | 第17-18页 |
·回读 | 第18-19页 |
·I2C 总线工作原理 | 第19-24页 |
·总线定义 | 第19页 |
·外部连接 | 第19页 |
·总线工作时序 | 第19-24页 |
·I2C 配置FPGA 方案可行性分析 | 第24-26页 |
·配置方案可行性分析 | 第24-25页 |
·设计方法研究 | 第25-26页 |
·本章小结 | 第26-27页 |
第四章 I2C IP 核设计 | 第27-49页 |
·MASTER 设计 | 第27-38页 |
·模块结构及接口设计 | 第27-30页 |
·状态机设计 | 第30-32页 |
·时钟同步设计 | 第32-34页 |
·仲裁器设计 | 第34-35页 |
·时序参数控制 | 第35-36页 |
·设计难点分析 | 第36-38页 |
·SLAVE 设计 | 第38-42页 |
·模块结构及接口设计 | 第38-40页 |
·状态机设计 | 第40-42页 |
·I2C IP 核的验证 | 第42-48页 |
·验证平台搭建 | 第42-44页 |
·仿真波形分析 | 第44-47页 |
·综合结果分析 | 第47-48页 |
·本章小结 | 第48-49页 |
第五章 接口逻辑设计 | 第49-57页 |
·FPGA 软硬件接口系统机制 | 第49-53页 |
·FPGA 配置电路结构 | 第49-52页 |
·FPGA 配置电路工作过程 | 第52-53页 |
·配置接口设计 | 第53-54页 |
·配置接口结构设计 | 第53-54页 |
·同步字检测模块设计 | 第54页 |
·回读接口设计 | 第54-56页 |
·回读接口结构设计 | 第54-55页 |
·时钟同步模块设计 | 第55-56页 |
·本章小结 | 第56-57页 |
第六章FPGA 配置方案实现 | 第57-69页 |
·位流 | 第57-61页 |
·数据帧 | 第57-58页 |
·标准位流 | 第58-61页 |
·FPGA 配置方案实现 | 第61-64页 |
·SOPC 系统结构 | 第61-64页 |
·FPGA 配置方案实现 | 第64页 |
·配置结果分析 | 第64-67页 |
·配置验证方案 | 第65页 |
·结果分析 | 第65-67页 |
·本章小结 | 第67-69页 |
第七章 结论 | 第69-71页 |
致谢 | 第71-73页 |
参考文献 | 第73-75页 |