基于PCIe的双天线软件无线电平台的研究与设计
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-13页 |
1.1 论文研究背景与意义 | 第9-10页 |
1.1.1 软件无线电技术 | 第9页 |
1.1.2 软件无线电平台现状 | 第9-10页 |
1.1.3 本平台的意义 | 第10页 |
1.2 论文的主要工作 | 第10-12页 |
1.3 论文的结构安排 | 第12-13页 |
第二章 双天线软件无线电平台方案 | 第13-20页 |
2.1 平台设计目标 | 第13页 |
2.2 平台方案设计 | 第13-17页 |
2.2.1 板卡构成及性能指标 | 第14-16页 |
2.2.2 双天线数据收发流程设计 | 第16-17页 |
2.2.3 基带吞吐率预算 | 第17页 |
2.3 射频前端方案设计 | 第17-19页 |
2.3.1 射频前端需求分析 | 第17-18页 |
2.3.2 射频前端选型 | 第18-19页 |
2.4 本章小结 | 第19-20页 |
第三章 射频前端板卡设计 | 第20-36页 |
3.1 射频前端硬件设计 | 第20-31页 |
3.1.1 MAX2829集成收发器 | 第20-22页 |
3.1.2 射频前端接口设计 | 第22-24页 |
3.1.3 射频低噪声时钟源设计 | 第24-25页 |
3.1.4 电源设计 | 第25-27页 |
3.1.5 滤波器设计 | 第27-29页 |
3.1.6 射频前端PCB设计 | 第29-31页 |
3.2 射频前端软件设计 | 第31-35页 |
3.2.1 射频自动增益控制模块设计 | 第31-32页 |
3.2.2 增益调整流程 | 第32-33页 |
3.2.3 MAX2829工作状态机设计 | 第33-34页 |
3.2.4 SPI接口设计 | 第34-35页 |
3.3 本章小结 | 第35-36页 |
第四章 RCB板卡中的接口设计 | 第36-54页 |
4.1 吉比特收发器GTX设计 | 第36-39页 |
4.1.1 GTX结构与实例化 | 第36-38页 |
4.1.2 GTX的预加重与调试 | 第38-39页 |
4.2 PCI-E分层结构与事务包 | 第39-42页 |
4.2.1 PCI-E分层结构 | 第40-41页 |
4.2.2 事务包 | 第41-42页 |
4.3 基于FPGA的PCI-E接口设计 | 第42-50页 |
4.3.1 FPGA开发流程 | 第42-44页 |
4.3.2 PCI-E IP核设计 | 第44-46页 |
4.3.3 PCI-E接口的DMA传输设计 | 第46-50页 |
4.4 双天线时钟网络设计 | 第50-51页 |
4.4.1 单天线平台的时钟网络 | 第50页 |
4.4.2 双天线平台的时钟网络 | 第50-51页 |
4.5 跨时钟域传输 | 第51-53页 |
4.5.1 传输需求 | 第51页 |
4.5.2 异步FIFO设计 | 第51-53页 |
4.6 本章小结 | 第53-54页 |
第五章 射频前端及双天线平台测试 | 第54-64页 |
5.1 射频前端测试 | 第54-60页 |
5.1.1 直接数字频率合成器DDS | 第54页 |
5.1.2 发送链路测试 | 第54-56页 |
5.1.3 接收链路测试 | 第56-60页 |
5.1.4 注意事项 | 第60页 |
5.2 系统级联测试 | 第60-63页 |
5.3 本章小结 | 第63-64页 |
第六章 总结与展望 | 第64-66页 |
6.1 全文研究工作总结 | 第64页 |
6.2 工作展望 | 第64-66页 |
附录 | 第66-67页 |
参考文献 | 第67-69页 |
致谢 | 第69-70页 |
硕士期间发表的学术论文 | 第70页 |