基于DDS的L波段频率源的研究与设计
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第13-18页 |
1.1 论文研究背景、目的和意义 | 第13-14页 |
1.1.1 论文研究的背景 | 第13-14页 |
1.1.2 论文研究的意义 | 第14页 |
1.2 DDS国内外研究现状及发展趋势 | 第14-16页 |
1.2.1 国外研究现状及发展趋势 | 第14-15页 |
1.2.2 国内研究现状及发展趋势 | 第15-16页 |
1.3 论文研究内容及各章节工作安排 | 第16-18页 |
第2章 频率合成技术概述及DDS技术理论分析 | 第18-35页 |
2.1 频率合成技术概述 | 第18-22页 |
2.1.1 频率合成技术的主要方法 | 第18-20页 |
2.1.2 频率合成技术指标 | 第20-22页 |
2.1.3 常见频率合成技术对比 | 第22页 |
2.2 DDS的工作原理 | 第22-28页 |
2.2.1 DDS基本结构 | 第23-24页 |
2.2.2 DDS基本原理 | 第24-26页 |
2.2.3 DDS技术特点 | 第26-28页 |
2.3 DDS输出频谱分析 | 第28-33页 |
2.3.1 理想情况下DDS的频谱特性 | 第28页 |
2.3.2 非理想情况下DDS的频谱特性 | 第28-33页 |
2.4 DDS杂散抑制技术 | 第33-34页 |
2.5 本章小结 | 第34-35页 |
第3章 频率源方案设计及硬件电路设计 | 第35-51页 |
3.1 频率源模块设计指标 | 第35页 |
3.2 方案选择 | 第35-37页 |
3.3 DDS硬件电路设计 | 第37-40页 |
3.3.1 DDS芯片选择 | 第37-39页 |
3.3.2 AD9914外围硬件电路的设计 | 第39-40页 |
3.4 时钟输入单双端转换电路 | 第40-41页 |
3.5 DDS参考时钟电路 | 第41-47页 |
3.5.1 芯片选择 | 第41-43页 |
3.5.2 环路滤波器的设计 | 第43-46页 |
3.5.3 ADF4351的外部基准源电路 | 第46-47页 |
3.6 电源电路 | 第47-48页 |
3.7 FPGA电路 | 第48-50页 |
3.7.1 FPGA芯片选择 | 第48页 |
3.7.2 FPGA时钟电路 | 第48-49页 |
3.7.3 FPGA下载配置电路 | 第49页 |
3.7.4 FPGA存储电路 | 第49-50页 |
3.8 本章小结 | 第50-51页 |
第4章 FPGA逻辑控制及软件设计 | 第51-65页 |
4.1 FPGA及其开发环境 | 第51-54页 |
4.1.1 现场可编程门阵列简介 | 第51-53页 |
4.1.2 ISE 14.7集成开发环境 | 第53-54页 |
4.2 DDS的FPGA实现 | 第54-58页 |
4.2.1 AD9914的配置 | 第54-57页 |
4.2.2 控制字配置软件的介绍 | 第57-58页 |
4.3 ADF4351的FPGA实现 | 第58-59页 |
4.4 频综模块软件设计 | 第59-64页 |
4.5 本章小结 | 第64-65页 |
第5章 频率源测试结果与分析 | 第65-72页 |
5.1 测试环境 | 第65-66页 |
5.2 DDS参考时钟的测试结果 | 第66-67页 |
5.3 DDS的测试结果 | 第67-71页 |
5.3.1 AD9914的调试 | 第67-68页 |
5.3.2 杂散指标的测试结果 | 第68-70页 |
5.3.3 相噪指标的测试结果 | 第70-71页 |
5.4 本章小结 | 第71-72页 |
总结与展望 | 第72-74页 |
参考文献 | 第74-78页 |
致谢 | 第78页 |