摘要 | 第7-8页 |
Abstract | 第8-9页 |
第1章 前言 | 第10-12页 |
1.1 本课题研究的目的、意义 | 第10页 |
1.2 国内外研究现状 | 第10-11页 |
1.3 论文的主要内容 | 第11-12页 |
第2章 系统设计原理 | 第12-18页 |
2.1 调制原理 | 第12-14页 |
2.1.1 2FSK调制原理 | 第12-13页 |
2.1.2 4FSK调制原理 | 第13页 |
2.1.3 2PSK调制原理 | 第13页 |
2.1.4 4PSK调制原理 | 第13-14页 |
2.2 调制样式识别原理 | 第14-17页 |
2.2.1 常见的2FSK与4FSK识别参数σ_(af) | 第14-15页 |
2.2.2 优化后的FSK与PSK识别参数P,2FSK与4FSK识别参数λ | 第15页 |
2.2.3 常见的2PSK与4PSK识别参数σ_(ap) | 第15-16页 |
2.2.4 优化后的2PSK与4PSK识别参数S | 第16-17页 |
2.3 本章小结 | 第17-18页 |
第3章 设计流程及系统结构 | 第18-20页 |
3.1 Quartus Ⅱ设计流程 | 第18-19页 |
3.2 系统结构 | 第19页 |
3.3 本章小结 | 第19-20页 |
第4章 调制样式识别流程 | 第20-22页 |
4.1 调制样式识别流程图 | 第20页 |
4.2 识别操作注意事项 | 第20-21页 |
4.2.1 采样速率的选取 | 第20-21页 |
4.2.2 非线性相位分量ψ_(NL)(i)的计算 | 第21页 |
4.2.3 瞬时频率f(i)与平均频率值m_f的计算 | 第21页 |
4.2.4 特征参数门限值t的选取 | 第21页 |
4.3 本章小结 | 第21-22页 |
第5章 调制模块设计 | 第22-29页 |
5.1 2FSK调制设计 | 第22-23页 |
5.1.1 2FSK调制设计硬件电路 | 第22页 |
5.1.2 2FSK调制模块 | 第22-23页 |
5.1.3 2FSK调制仿真结果 | 第23页 |
5.2 4FSK调制设计 | 第23-25页 |
5.2.1 4FSK调制设计硬件电路 | 第23-24页 |
5.2.2 4FSK调制模块 | 第24页 |
5.2.3 4FSK调制仿真结果 | 第24-25页 |
5.3 2PSK调制设计 | 第25-26页 |
5.3.1 2PSK调制设计硬件电路 | 第25页 |
5.3.2 2PSK调制模块 | 第25页 |
5.3.3 2PSK调制仿真结果 | 第25-26页 |
5.4 4PSK调制设计 | 第26-27页 |
5.4.1 4PSK调制设计硬件电路 | 第26页 |
5.4.2 4PSK调制模块 | 第26-27页 |
5.4.3 4PSK调制仿真结果 | 第27页 |
5.5 调制系统设计 | 第27-28页 |
5.5.1 调制系统硬件电路 | 第27-28页 |
5.5.2 调制模块 | 第28页 |
5.6 本章小结 | 第28-29页 |
第6章 调制样式识别模块设计 | 第29-40页 |
6.1 FSK和PSK信号识别模块设计 | 第29-34页 |
6.1.1 m_f计算 | 第29-30页 |
6.1.1.1 m_f计算硬件电路 | 第29页 |
6.1.1.2 m_f计算模块 | 第29-30页 |
6.1.2 瞬时频率f(i) 计算 | 第30-31页 |
6.1.2.1 瞬时频率f(i) 计算硬件电路 | 第30页 |
6.1.2.2 瞬时频率f(i) 计算模块 | 第30-31页 |
6.1.3 P值计算 | 第31-32页 |
6.1.3.1 P值计算硬件电路 | 第31页 |
6.1.3.2 P值计算模块 | 第31-32页 |
6.1.4 P数值大小判决归类模块 | 第32页 |
6.1.5 PSK和FSK信号识别硬件电路 | 第32页 |
6.1.6 PSK和FSK信号识别模块 | 第32-33页 |
6.1.7 PSK和FSK信号识别仿真 | 第33-34页 |
6.1.7.1 2FSK信号识别仿真 | 第33页 |
6.1.7.2 4FSK信号识别仿真 | 第33页 |
6.1.7.3 2PSK信号识别仿真 | 第33-34页 |
6.1.7.4 4PSK信号识别仿真 | 第34页 |
6.2 2FSK和4FSK信号识别模块设计 | 第34-37页 |
6.2.1 λ值计算 | 第34-35页 |
6.2.1.1 信号左移一个码元周期模块 | 第34-35页 |
6.2.1.2 λ值计算硬件电路 | 第35页 |
6.2.1.3 λ值计算模块 | 第35页 |
6.2.2 λ数值大小判决归类模块 | 第35-36页 |
6.2.3 2FSK和4FSK信号识别硬件电路 | 第36页 |
6.2.4 2FSK和4FSK信号识别模块 | 第36-37页 |
6.2.5 2FSK和4FSK信号识别仿真 | 第37页 |
6.2.5.1 2FSK信号识别仿真 | 第37页 |
6.2.5.2 4FSK信号识别仿真 | 第37页 |
6.3 2PSK和4PSK信号识别模块设计 | 第37-39页 |
6.3.1 2PSK和4PSK信号识别硬件电路 | 第37-38页 |
6.3.2 2PSK和4PSK信号识别模块 | 第38页 |
6.3.3 2PSK和4PSK信号识别仿真 | 第38-39页 |
6.3.3.1 2PSK信号识别仿真 | 第38页 |
6.3.3.2 4PSK信号识别仿真 | 第38-39页 |
6.4 本章小结 | 第39-40页 |
第7章 系统电路与仿真 | 第40-44页 |
7.1 系统硬件电路 | 第40页 |
7.2 系统仿真 | 第40-42页 |
7.2.1 2FSK信号识别仿真 | 第40-41页 |
7.2.2 4FSK信号识别仿真 | 第41页 |
7.2.3 2PSK信号识别仿真 | 第41-42页 |
7.2.4 4PSK信号识别仿真 | 第42页 |
7.3 系统资源占用分析 | 第42-43页 |
7.4 本章小结 | 第43-44页 |
第8章 总结和展望 | 第44-46页 |
参考文献 | 第46-49页 |
致谢 | 第49-51页 |
在校期间的科研情况 | 第51页 |