基于FPGA的软件无线电中位同步算法研究
摘要 | 第6-7页 |
Abstract | 第7-8页 |
第1章 前言 | 第9-13页 |
1.1 课题背景与意义 | 第9-11页 |
1.2 国内外研究现状 | 第11页 |
1.3 论文主要内容及结构 | 第11-13页 |
第2章 软件无线电中位同步算法的相关理论 | 第13-19页 |
2.1 同步及同步系统 | 第13页 |
2.2 位同步基础理论 | 第13-16页 |
2.2.1 位同步实现方法 | 第14页 |
2.2.2 位同步算法原理 | 第14-15页 |
2.2.3 过零检测原理 | 第15-16页 |
2.3 锁相环原理 | 第16-18页 |
2.4 本章小结 | 第18-19页 |
第3章 位同步系统算法实现 | 第19-25页 |
3.1 Gardner定时恢复算法 | 第19-21页 |
3.1.1 内插滤波器模块 | 第19-20页 |
3.1.2 定时误差检测模块 | 第20-21页 |
3.1.3 环路滤波器模块 | 第21页 |
3.1.4 NCO控制器模块 | 第21页 |
3.2 全数字锁相环算法 | 第21-23页 |
3.2.1 鉴相器模块 | 第22页 |
3.2.2 K变模可逆计数器模块 | 第22-23页 |
3.2.3 脉冲加减计数器模块 | 第23页 |
3.2.4 N分频器模块 | 第23页 |
3.3 位同步系统实现方法选择 | 第23页 |
3.4 位同步系统实现结构 | 第23-24页 |
3.5 本章小结 | 第24-25页 |
第4章 数字鉴相器模块设计 | 第25-30页 |
4.1 鉴相器 | 第25-26页 |
4.2 数字鉴相器工作原理 | 第26-28页 |
4.2.1 异或门鉴相器 | 第26-27页 |
4.2.2 JK触发鉴相器 | 第27页 |
4.2.3 鉴频/鉴相器 | 第27-28页 |
4.3 鉴相器模块设计 | 第28-29页 |
4.4 鉴相器模块仿真 | 第29页 |
4.5 本章小结 | 第29-30页 |
第5章 数字环路滤波器模块设计 | 第30-40页 |
5.1 环路滤波器 | 第30-32页 |
5.2 自动变模控制模块设计与仿真 | 第32-35页 |
5.2.1 自动变模控制模块工作原理 | 第32-33页 |
5.2.2 自动变模控制模块设计 | 第33-35页 |
5.2.3 自动变模控制模块仿真 | 第35页 |
5.3 K变模可逆计数器模块的工作原理 | 第35-36页 |
5.4 K变模可逆计数器模块设计 | 第36-37页 |
5.5 K变模可逆计数器模块仿真 | 第37-39页 |
5.6 本章小结 | 第39-40页 |
第6章 数控振荡器模块设计 | 第40-52页 |
6.1 压控振荡器 | 第40-41页 |
6.2 加减脉冲计数器模块工作原理 | 第41-43页 |
6.3 脉冲加减计数器模块设计 | 第43-47页 |
6.3.1 脉冲加减计数器模块设计 | 第43-44页 |
6.3.2 与传统设计方法比较 | 第44-45页 |
6.3.3 脉冲加减计数器模块仿真 | 第45-47页 |
6.4 N分频器模块工作原理 | 第47页 |
6.5 N分频器模块设计 | 第47-51页 |
6.5.1 特殊N分频器原理 | 第47-50页 |
6.5.2 特殊N分频器模块设计 | 第50-51页 |
6.5.3 特殊N分频器模块仿真 | 第51页 |
6.6 本章小结 | 第51-52页 |
第7章 位同步系统设计与实现 | 第52-55页 |
7.1 位同步系统总体设计 | 第52页 |
7.2 位同步系统仿真 | 第52-53页 |
7.3 两种方法比较 | 第53-54页 |
7.4 系统仿真分析 | 第54页 |
7.5 本章小结 | 第54-55页 |
第8章 总结与展望 | 第55-57页 |
参考文献 | 第57-59页 |
致谢 | 第59-61页 |
在校期间的科研情况 | 第61页 |