首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信系统(传输系统)论文

基于FPGA的DBPSK通信系统设计与实现

摘要第5-6页
Abstract第6页
第一章 绪论第11-15页
    1.1 课题的研究背景第11页
    1.2 国内外发展现状第11-13页
    1.3 论文主要工作第13-15页
第二章 DBPSK通信系统架构设计第15-21页
    2.1 设计目标第15页
    2.2 系统参数设计第15-17页
        2.2.1 DBPSK调制参数第15-16页
        2.2.2 数据帧结构第16-17页
    2.3 系统架构设计第17-20页
        2.3.1 系统硬件平台第17-18页
        2.3.2 系统软件平台第18页
        2.3.3 系统发射机架构设计第18-19页
        2.3.4 系统接收机架构设计第19-20页
    2.4 本章小结第20-21页
第三章 DBPSK通信系统发射机基带单元实现第21-29页
    3.1 发射机实现框架第21页
    3.2 时钟管理单元第21-22页
        3.2.1 时钟管理单元简介第21-22页
        3.2.2 时钟管理单元实现第22页
    3.3 卷积编码第22-23页
        3.3.1 卷积编码简介第22-23页
        3.3.2 卷积编码实现第23页
    3.4 交织第23-25页
        3.4.1 交织简介第23-24页
        3.4.2 交织实现第24-25页
    3.5 DBPSK调制第25页
        3.5.1 DBPSK调制简介第25页
        3.5.2 DBPSK调制实现第25页
    3.6 根升余弦成型滤波器第25-28页
        3.6.1 脉冲成型滤波器简介第25-26页
        3.6.2 脉冲成型滤波器实现第26-28页
    3.7 本章小结第28-29页
第四章 DBPSK通信系统接收机基带单元的实现第29-41页
    4.1 接收机实现框架第29页
    4.2 帧突发检测第29-33页
        4.2.1 帧突发检测原理第29-31页
        4.2.2 帧突发检测实现第31-33页
    4.3 符号同步第33-36页
        4.3.1 符号同步原理第33-35页
        4.3.2 符号同步实现第35-36页
    4.4 帧同步第36-38页
        4.4.1 帧同步原理第36-38页
        4.4.2 帧同步实现第38页
    4.5 卷积译码第38-40页
        4.5.1 卷积译码原理第38-39页
        4.5.2 卷积译码实现第39-40页
    4.6 本章小结第40-41页
第五章 DBPSK通信系统中上下变频器的设计与实现第41-57页
    5.1 数字上下变频基础理论第41-46页
        5.1.1.整数倍抽取第41-42页
        5.1.2 整数倍插值第42-44页
        5.1.3 正交调制理论第44页
        5.1.4 上下变频理论第44-46页
    5.2 数字上下变频器的设计与数值仿真第46-53页
        5.2.1 数字上下变频器整体结构设计方案第46-47页
        5.2.2 数字上下变频器核心模块设计第47-49页
        5.2.3 数字上下变频器数值仿真结果第49-53页
    5.3 数字上下变频器硬件实现第53-55页
        5.3.1 数字上变频整体硬件结构第53页
        5.3.2 变频器半带滤波器组设计第53-54页
        5.3.3 变频器积分梳状滤波器设计第54页
        5.3.4 变频器数控振荡器的设计第54-55页
    5.4 基于Modelsim的数字上下变频器硬件仿真第55-56页
    5.5 本章小结第56-57页
第六章 DBPSK通信系统中载波同步的设计与实现第57-67页
    6.1 科斯塔斯环载波同步环原理第57-58页
    6.2 科斯塔斯载波同步环设计与数值仿真第58-62页
        6.2.1 科斯塔斯环数控振荡器第59页
        6.2.2 科斯塔斯环低通滤波器第59-60页
        6.2.3 科斯塔斯环鉴相器第60页
        6.2.4 科斯塔斯环环路滤波器第60-61页
        6.2.5 科斯塔斯环数值仿真第61-62页
    6.3 科斯塔斯载波同步环硬件实现第62-66页
        6.3.1 科斯塔斯环数控振荡器的实现第63页
        6.3.2 科斯塔斯环低通滤波器的实现第63-64页
        6.3.3 科斯塔斯环鉴相器的实现第64-65页
        6.3.4 科斯塔斯环环路滤波器的实现第65-66页
    6.4 基于Modelsim的科斯塔斯环硬件仿真第66页
    6.5 本章小结第66-67页
第七章 DBPSK通信系统测试及验证第67-72页
    7.1 系统测试第67-70页
        7.1.1 基于Chipscope的在线调试第67-69页
        7.1.2 基于逻辑分析仪的测试第69-70页
    7.2 系统功能验证第70-71页
    7.3 本章小结第71-72页
第八章 总结第72-73页
致谢第73-74页
参考文献第74-77页
攻读硕士学位期间公开发表论文第77页

论文共77页,点击 下载论文
上一篇:基于压缩感知的宽带航空数据链脉冲干扰抑制技术研究
下一篇:基于Diameter协议的民航SWIM架构认证的研究