24 GHz FMCW雷达收发机中分数分频频率综合器的研究与设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第6-9页 |
1.1 研究背景 | 第6-7页 |
1.2 论文主要工作 | 第7-8页 |
1.3 论文组织结构 | 第8-9页 |
第2章 频率综合器概述以及系统要求 | 第9-18页 |
2.1 电荷泵型锁相环结构 | 第9-10页 |
2.2 锁相环频率响应 | 第10-14页 |
2.2.1 三阶锁相环环路 | 第10-12页 |
2.2.2 四阶锁相环环路 | 第12-14页 |
2.3 相位噪声分析 | 第14-15页 |
2.4 雷达收发机对频率综合器性能要求 | 第15-18页 |
第3章 频率综合器中电路模块的分析与设计 | 第18-60页 |
3.1 电感电容压控振荡器的设计 | 第18-29页 |
3.1.1 电感电容压控振荡器结构 | 第18-19页 |
3.1.2 电感电容压控振荡器相位噪声 | 第19-22页 |
3.1.3 压控振荡器中无源器件的分析与设计 | 第22-26页 |
3.1.4 压控振荡器的电路设计及仿真 | 第26-29页 |
3.2 分频器的设计 | 第29-38页 |
3.2.1 预分频器 | 第29-35页 |
3.2.2 可编程多模分频器 | 第35-38页 |
3.3 鉴频鉴相器和电荷泵的设计 | 第38-47页 |
3.3.1 鉴频鉴相器 | 第39-40页 |
3.3.2 电荷泵 | 第40-47页 |
3.4 Sigma-delta调制器的设计 | 第47-52页 |
3.4.1 噪声特性 | 第48-49页 |
3.4.2 杂散特性 | 第49-50页 |
3.4.3 Σ△调制器的实现 | 第50-52页 |
3.5 波形发生器的设计 | 第52-54页 |
3.6 高频电路的实现以及测试 | 第54-60页 |
3.6.1 高频模块整体电路 | 第54-56页 |
3.6.2 版图规划以及测试 | 第56-60页 |
第4章 频率综合器系统设计以及版图实现 | 第60-66页 |
4.1 频率综合器系统架构 | 第60-61页 |
4.2 频率综合器系统参数设计以及环路仿真 | 第61-63页 |
4.3 频率综合器仿真以及版图实现 | 第63-66页 |
第5章 总结与展望 | 第66-67页 |
5.1 工作总结 | 第66页 |
5.2 未来展望 | 第66-67页 |
参考文献 | 第67-72页 |
致谢 | 第72-73页 |