摘要 | 第5-7页 |
Abstract | 第7-8页 |
第一章 绪论 | 第12-18页 |
1.1 研究背景与意义 | 第13-14页 |
1.2 国内外研究现状 | 第14-16页 |
1.2.1 兼容的导航系统 | 第14-15页 |
1.2.2 射频前端的拓扑结构 | 第15-16页 |
1.2.3 芯片的设计工艺 | 第16页 |
1.3 本文主要研究内容 | 第16-18页 |
第二章 声表面波滤波器并联技术 | 第18-32页 |
2.1 基本理论 | 第18-22页 |
2.1.1 阻抗变化 | 第18-20页 |
2.1.2 Smith圆图 | 第20-21页 |
2.1.3 SAW的阻抗特性 | 第21-22页 |
2.1.4 π型阻抗网络特性 | 第22页 |
2.2 实验仿真 | 第22-26页 |
2.2.1 两滤波器单独仿真 | 第23页 |
2.2.2 两滤波器直连仿真 | 第23-24页 |
2.2.3 两滤波器匹配仿真 | 第24-26页 |
2.3 实测结果 | 第26-30页 |
2.3.1 两滤波器分别测试 | 第27-28页 |
2.3.2 两滤波器匹配测试 | 第28-30页 |
2.4 小结 | 第30-32页 |
第三章 基于PE3236锁相环相位噪声和锁定时间研究 | 第32-42页 |
3.1 基本原理 | 第32-34页 |
3.1.1 相位噪声 | 第33-34页 |
3.1.2 锁定时间 | 第34页 |
3.2 仿真验证 | 第34-36页 |
3.2.1 环路带宽与相位噪声的关系 | 第34-35页 |
3.2.2 环路带宽与锁定时间的关系 | 第35-36页 |
3.3 实测验证 | 第36-38页 |
3.3.1 输出相位噪声测试 | 第36-37页 |
3.3.2 锁定时间测试 | 第37-38页 |
3.3.3 实验结论 | 第38页 |
3.4 最优环路带宽 | 第38-41页 |
3.4.1 公式推导 | 第38-39页 |
3.4.2 实验测试 | 第39-40页 |
3.4.3 对比测试 | 第40-41页 |
3.5 小结 | 第41-42页 |
第四章 GNSS射频芯片调研 | 第42-48页 |
4.1 GNSS射频芯片 | 第42页 |
4.2 射频芯片工艺 | 第42-44页 |
4.2.1 GaAs工艺 | 第42-43页 |
4.2.2 SiGe工艺 | 第43页 |
4.2.3 RF-CMOS工艺 | 第43-44页 |
4.3 国外GNSS射频芯片 | 第44-45页 |
4.4 国内GNSS射频芯片 | 第45-46页 |
4.5 小结 | 第46-48页 |
第五章 基于MAX2112射频前端电路设计 | 第48-62页 |
5.1 器件选型 | 第48-50页 |
5.2 链路预算 | 第50-51页 |
5.3 电路设计 | 第51-53页 |
5.3.1 电源模块设计 | 第51页 |
5.3.2 环路滤波器设计 | 第51-53页 |
5.3.3 原理图设计 | 第53页 |
5.4 PCB设计 | 第53-54页 |
5.4.1 布局 | 第54页 |
5.4.2 布线 | 第54页 |
5.5 软件设计 | 第54-60页 |
5.5.1 寄存器配置 | 第54-56页 |
5.5.2 程序设计 | 第56-57页 |
5.5.3 程序控制 | 第57-60页 |
5.6 小结 | 第60-62页 |
第六章 基于MAX2112射频前端实测及脉冲单粒子闩锁试验 | 第62-76页 |
6.1 测试结果 | 第62-66页 |
6.1.1 电源纹波测试 | 第62-63页 |
6.1.2 SAW测试 | 第63页 |
6.1.3 晶振测试 | 第63-64页 |
6.1.4 时序测试 | 第64-65页 |
6.1.5 低通滤波特性 | 第65-66页 |
6.1.6 链路增益 | 第66页 |
6.2 MAX2112板级指标对比 | 第66-68页 |
6.2.1 增益对比 | 第66-67页 |
6.2.2 低通滤波特性 | 第67-68页 |
6.3 脉冲激光单粒子闩锁试验 | 第68-74页 |
6.3.1 空间辐射 | 第68-69页 |
6.3.2 单粒子效应 | 第69-71页 |
6.3.3 试验机理 | 第71-74页 |
6.3.4 试验数据 | 第74页 |
6.3.5 试验结论 | 第74页 |
6.4 小结 | 第74-76页 |
第七章 总结与展望 | 第76-78页 |
7.1 总结 | 第76页 |
7.2 工作展望 | 第76-78页 |
参考文献 | 第78-82页 |
个人简历、在学期间发表的论文与研究成果 | 第82-84页 |
致谢 | 第84页 |