摘要 | 第5-6页 |
ABSTRACT | 第6页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-17页 |
1.1 论文产生的背景及意义 | 第15页 |
1.2 国内外研究现状 | 第15-16页 |
1.3 本文研究的内容 | 第16-17页 |
第二章 处理机总体方案简介和存储系统需求分析 | 第17-19页 |
2.1 处理机总体方案简介 | 第17页 |
2.2 存储系统需求分析 | 第17-19页 |
第三章 基于NAND FLASH的高速大容量存储系统设计 | 第19-45页 |
3.1 硬件设计 | 第19-34页 |
3.1.1 存储系统方案设计 | 第19页 |
3.1.2 主要器件选型 | 第19-23页 |
3.1.3 原理图设计 | 第23-29页 |
3.1.4 PCB设计 | 第29-34页 |
3.2 软件设计 | 第34-41页 |
3.2.1 坏块处理 | 第34-35页 |
3.2.2 配置设计 | 第35-37页 |
3.2.3 接口逻辑设计 | 第37-41页 |
3.3 调试实现 | 第41-45页 |
3.3.1 初始化配置调试 | 第41-42页 |
3.3.2 擦除调试 | 第42-43页 |
3.3.3 写调试 | 第43-44页 |
3.3.4 读调试 | 第44-45页 |
第四章 基于eMMC FLASH的高速大容量存储系统设计 | 第45-81页 |
4.1 硬件设计 | 第45-53页 |
4.1.1 存储系统方案设计 | 第45-46页 |
4.1.2 主要器件选型 | 第46-49页 |
4.1.3 原理图设计 | 第49-52页 |
4.1.4 PCB设计 | 第52-53页 |
4.2 eMMC协议介绍 | 第53-65页 |
4.2.1 eMMC设备内部结构 | 第53-54页 |
4.2.2 eMMC设备寄存器介绍 | 第54-55页 |
4.2.3 eMMC设备工作模式分析 | 第55-60页 |
4.2.4 eMMC命令和响应 | 第60-63页 |
4.2.5 eMMC数据传输 | 第63-65页 |
4.3 软件设计 | 第65-70页 |
4.3.1 CRC设计 | 第66页 |
4.3.2 初始化配置设计 | 第66-68页 |
4.3.3 数据传输设计 | 第68-70页 |
4.4 调试实现 | 第70-81页 |
4.4.1 初始化配置调试 | 第70-74页 |
4.4.2 数据传输调试 | 第74-81页 |
第五章 工作总结与展望 | 第81-83页 |
5.1 工作总结 | 第81-82页 |
5.2 工作展望 | 第82-83页 |
参考文献 | 第83-85页 |
致谢 | 第85-87页 |
作者简介 | 第87-88页 |