摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
主要符号说明 | 第9-10页 |
第一章 绪论 | 第10-15页 |
·课题研究背景及意义 | 第10-11页 |
·国内外相关器研究现状 | 第11-12页 |
·国内研究现状 | 第11-12页 |
·国外研究现状 | 第12页 |
·课题必要性与可行性 | 第12-13页 |
·课题必要性 | 第12-13页 |
·课题可行性 | 第13页 |
·论文结构安排 | 第13-15页 |
第二章 导航定位系统及接收机定位原理 | 第15-25页 |
·卫星导航定位系统概述 | 第15-17页 |
·北斗卫星导航系统 | 第15-17页 |
·GPS 系统 | 第17页 |
·FPGA 及其开发环境介绍 | 第17-19页 |
·EP2C70F672 芯片介绍 | 第17-18页 |
·FPGA 软件开发环境 | 第18-19页 |
·DSP 及其开发环境介绍 | 第19-21页 |
·TMS320C6713 芯片介绍 | 第19-20页 |
·DSP 软件开发环境 | 第20-21页 |
·双系统接收机研制方案 | 第21-24页 |
·双系统接收机总体方案 | 第21-22页 |
·射频处理模块 | 第22-23页 |
·基于 FPGA 的相关器处理模块 | 第23页 |
·基于 DSP 的信号处理模块 | 第23-24页 |
·本章小结 | 第24-25页 |
第三章 BD2/GPS 双系统相关器方案设计 | 第25-43页 |
·相关器总体方案设计 | 第25-28页 |
·相关器工作原理 | 第25-27页 |
·相关器关键参数设计 | 第27-28页 |
·跟踪通道内各模块设计 | 第28-38页 |
·载波模块设计 | 第29-32页 |
·复相位旋转下变频模块设计 | 第32-33页 |
·码模块设计 | 第33-37页 |
·积分清零模块设计 | 第37-38页 |
·外围模块的设计 | 第38-42页 |
·时基模块设计 | 第38页 |
·频综配置模块设计 | 第38-39页 |
·寄存器模块设计 | 第39-42页 |
·本章小结 | 第42-43页 |
第四章 BD2/GPS 双系统相关器跟踪通道的 FPGA 实现 | 第43-58页 |
·载波模块的 FPGA 实现 | 第43-45页 |
·复相位旋转下变频模块的 FPGA 实现 | 第45-46页 |
·码模块的 FPGA 实现 | 第46-55页 |
·码 NCO 模块 | 第47-48页 |
·码产生模块 | 第48-53页 |
·码滑动模块 | 第53-55页 |
·积分清零模块的 FPGA 实现 | 第55-57页 |
·本章小结 | 第57-58页 |
第五章 BD2/GPS 双系统相关器外围模块的 FPGA 实现 | 第58-62页 |
·时基模块 | 第58-59页 |
·频综配置模块 | 第59-60页 |
·寄存器组模块 | 第60-61页 |
·本章小结 | 第61-62页 |
第六章 BD2/GPS 双系统相关器的验证与测试 | 第62-71页 |
·基于 FPGA+DSP 的硬件开发平台 | 第62-63页 |
·基于 DSP 的信号处理模块设计与实现 | 第63-66页 |
·基于 DSP 的捕获环路 | 第63-64页 |
·基于 DSP 的跟踪环路 | 第64-66页 |
·相关器测试 | 第66-70页 |
·测试环境介绍 | 第66-67页 |
·测试步骤 | 第67-68页 |
·测试结果及分析 | 第68-70页 |
·本章小结 | 第70-71页 |
第七章 总结与展望 | 第71-73页 |
·工作回顾 | 第71-72页 |
·课题展望 | 第72-73页 |
参考文献 | 第73-75页 |
个人简历 在读期间发表的学术论文 | 第75-76页 |
致谢 | 第76页 |