基于内阵列电极双模态层析成像系统设计
摘要 | 第1-4页 |
ABSTRACT | 第4-6页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-15页 |
·ERT及ECT技术发展概况 | 第9-11页 |
·双模态成像技术发展概况 | 第11-13页 |
·本论文的研究内容 | 第13页 |
·本论文的研究内容 | 第13-15页 |
第二章 ERT/ECT成像原理及传感器优化设计 | 第15-26页 |
·电学成像技术的基本原理和系统构成 | 第15-16页 |
·ERT/ECT激励、测量模式 | 第16-17页 |
·电学成像技术的数学描述 | 第17-19页 |
·ERT数学模型的建立 | 第17-18页 |
·ECT数学模型的建立 | 第18-19页 |
·双模态传感器优化设计 | 第19-26页 |
·ERT传感器 | 第19-21页 |
·ECT传感器 | 第21-22页 |
·内阵列电极ERT/ECT传感器设计 | 第22-26页 |
第三章 电阻/电容双模态层析成像系统硬件设计 | 第26-46页 |
·ERT/ECT系统硬件研究概况 | 第26-27页 |
·本系统方案的选定 | 第27-31页 |
·DSP的特点 | 第27-28页 |
·FPGA的特点 | 第28-29页 |
·数字化系统方案的确定 | 第29-31页 |
·系统整体框架 | 第31页 |
·关键单元设计 | 第31-45页 |
·逻辑控制单元 | 第31页 |
·信号发生单元 | 第31-36页 |
·测量电路 | 第36-39页 |
·测量/选通单元 | 第39-40页 |
·信号预处理单元 | 第40-41页 |
·信号采集与传输单元 | 第41-45页 |
·双模态系统总体设计 | 第45-46页 |
第四章 系统程序设计 | 第46-61页 |
·FPGA程序设计 | 第46-51页 |
·FPGA开发流程 | 第46-48页 |
·FPGA程序的模块化设计 | 第48-50页 |
·FPGA逻辑控制的实现 | 第50-51页 |
·DSP程序设计 | 第51-55页 |
·DSP软件开发过程 | 第51-52页 |
·DSP程序的基本结构 | 第52-55页 |
·相敏解调 | 第55-58页 |
·模拟解调 | 第55-56页 |
·数字解调 | 第56-58页 |
·MATLAB与TICCS的接口部分设计 | 第58-61页 |
·CCSLink概述 | 第58页 |
·CCSLink环境下的DSP调试 | 第58-61页 |
第五章 单电极双模态层析成像系统性能实验研究 | 第61-69页 |
·系统通道一致性测试 | 第61-62页 |
·系统重复性测试 | 第62-63页 |
·静态成像实验 | 第63-69页 |
·不同棒成像实验 | 第63-65页 |
·模拟流型实验 | 第65-67页 |
·静态实验结果分析 | 第67-69页 |
第六章 总结和建议 | 第69-70页 |
参考文献 | 第70-75页 |
发表论文和参加科研情况说明 | 第75-76页 |
致谢 | 第76页 |