摘要 | 第1-6页 |
Abstract | 第6-8页 |
目录 | 第8-11页 |
插图目录 | 第11-13页 |
插表目录 | 第13-14页 |
缩略词 | 第14-15页 |
第1章 绪论 | 第15-22页 |
·课题背景 | 第15-20页 |
·片上网络(Network-on-Chip,NoC)的介绍 | 第15-18页 |
·转置存储控制器 | 第18-20页 |
·课题来源 | 第20页 |
·课题研究内容和组织结构 | 第20-22页 |
第2章 异构多核处理平台 | 第22-42页 |
·实时成像算法介绍 | 第22-23页 |
·多核处理芯片架构硬件平台 | 第23-28页 |
·硬件平台的总体架构 | 第24-25页 |
·异构多核设计 | 第25-27页 |
·芯片存储方案 | 第27-28页 |
·片上网络通讯协议 | 第28-34页 |
·多核处理平台在FPGA上的实现结果 | 第34-36页 |
·多核处理平台的软件支持 | 第34-35页 |
·多FPGA原型系统 | 第35页 |
·数据处理能力 | 第35-36页 |
·芯片的逻辑资源消耗 | 第36页 |
·NCS算法在异构多核处理平台中的实现和性能 | 第36-40页 |
·NCS算法的实现 | 第36-40页 |
·NCS算法成图效果 | 第40页 |
·本章小结 | 第40-42页 |
第3章 基于SRAM存储软硬件协同控制的转置存储 | 第42-61页 |
·转置存储控制器工作原理 | 第42-44页 |
·转置存储控制器的控制方法 | 第43页 |
·主存储器的选择 | 第43-44页 |
·软硬件协同控制的转置存储控制器结构概述 | 第44-48页 |
·转置存储控制器架构 | 第44-45页 |
·转置存储控制器各功能模块 | 第45-48页 |
·转置功能的实现 | 第48-53页 |
·矩阵大小4K×256 | 第50页 |
·矩阵大小4K×1K | 第50-52页 |
·矩阵大小4K×8K | 第52-53页 |
·转置簇在多核平台中的验证 | 第53-57页 |
·转置簇的验证环境 | 第53-55页 |
·在多核平台中的测试结果 | 第55-57页 |
·转置簇应用实例及分析 | 第57-60页 |
·转置簇实例分析 | 第57-59页 |
·转置簇优势分析 | 第59-60页 |
·本章小结 | 第60-61页 |
第4章 并行化数据传输的转置存储 | 第61-75页 |
·转置效率提升必要性和并行化数据传输方案 | 第61-63页 |
·并行化转置簇架构 | 第63-64页 |
·转置加速模块 | 第64-66页 |
·并行化数据传输的实现 | 第66-70页 |
·双网络接口的实现 | 第66页 |
·乒乓数据传输的实现 | 第66-67页 |
·并行化转置算法实现分析 | 第67-70页 |
·并行化转置测试 | 第70-71页 |
·并行化转置性能分析 | 第71-74页 |
·本章小结 | 第74-75页 |
第5章 小结与展望 | 第75-77页 |
·全文总结 | 第75-76页 |
·工作展望 | 第76-77页 |
参考文献 | 第77-80页 |
攻读硕士学位期间的工作和成果 | 第80-81页 |
致谢 | 第81-82页 |