MRI系统中基于FPGA的千兆网卡设计与实现
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第1章 绪论 | 第10-15页 |
| ·课题的背景 | 第10-11页 |
| ·课题的要求及意义 | 第11页 |
| ·国内外研究现状和发展趋势 | 第11-12页 |
| ·本文的主要工作及论文组织结构 | 第12-15页 |
| 第2章 MRI谱仪通信系统 | 第15-21页 |
| ·MRI系统的组成 | 第15-17页 |
| ·谱仪系统组成 | 第17页 |
| ·1.5T谱仪通信系统原理及结构分析 | 第17-19页 |
| ·1.5T谱仪通信系统结构分析 | 第18页 |
| ·1.5T谱仪通信系统工作原理 | 第18-19页 |
| ·通信系统的主要技术指标 | 第19页 |
| ·本章小结 | 第19-21页 |
| 第3章 扫描控制板的设计与实现 | 第21-45页 |
| ·扫描控制板硬件设计方案 | 第21-22页 |
| ·扫描控制板硬件结构 | 第21-22页 |
| ·扫描控制板功能描述 | 第22页 |
| ·扫描控制板各功能模块硬件实现 | 第22-29页 |
| ·扫描控制板FPGA部分硬件实现 | 第23-26页 |
| ·扫描控制板供电电源部分硬件设计 | 第26-27页 |
| ·扫描控制板LEDs模块硬件设计 | 第27-28页 |
| ·扫描控制板SFP模块硬件设计 | 第28-29页 |
| ·扫描控制板软件设计方案 | 第29-32页 |
| ·扫描控制板软件架构 | 第29-30页 |
| ·扫描控制板软件架构描述 | 第30-32页 |
| ·重要模块的实现方法 | 第32-39页 |
| ·TSE2 Link模块实现方法 | 第32-35页 |
| ·Link2 TSE模块实现方法 | 第35-37页 |
| ·TSE模块实现方法 | 第37-38页 |
| ·LINK和RX/TX FIFO模块实现方法 | 第38-39页 |
| ·扫描控制板PCB设计 | 第39-43页 |
| ·扫描控制板PCB设计考虑 | 第39-41页 |
| ·扫描控制板的外部接口 | 第41-42页 |
| ·扫描控制板PCB设计实现 | 第42-43页 |
| ·扫描控制板的测试与调试 | 第43-44页 |
| ·各测试点描述 | 第43-44页 |
| ·测试过程及结果 | 第44页 |
| ·本章小结 | 第44-45页 |
| 第4章 Ethernet PCI板的设计与实现 | 第45-62页 |
| ·PCI总线简介 | 第45-46页 |
| ·Ethernet PCI板硬件设计方案 | 第46-48页 |
| ·Ethernet PCI板各功能模块硬件实现 | 第48-50页 |
| ·电源状态显示电路设计 | 第48-49页 |
| ·Ethernet PCI板电源部分硬件设计 | 第49-50页 |
| ·Ethernet PCI板软件设计实现 | 第50-51页 |
| ·Ethernet PCI板软件架构 | 第50页 |
| ·Ethernet PCI板软件架构描述 | 第50-51页 |
| ·Ethernet PCI板各软件模块实现方法 | 第51-58页 |
| ·PCImt32模块实现方法 | 第51-53页 |
| ·Backend模块实现方法 | 第53-54页 |
| ·Eth模块实现方法 | 第54-58页 |
| ·Ethernet PCI板PCB设计 | 第58-60页 |
| ·本章小结 | 第60-62页 |
| 第5章 通信系统集成测试 | 第62-72页 |
| ·电路板状态测试 | 第62-63页 |
| ·功能测试 | 第63-66页 |
| ·信噪比测试 | 第66页 |
| ·图像质量测试 | 第66-69页 |
| ·可靠性测试 | 第69-70页 |
| ·可靠性测试方法 | 第69-70页 |
| ·测试结果 | 第70页 |
| ·风险分析 | 第70-71页 |
| ·高速信号质量 | 第70页 |
| ·数据传输延迟 | 第70页 |
| ·数据传输安全性 | 第70-71页 |
| ·本章小结 | 第71-72页 |
| 第6章 结论与展望 | 第72-74页 |
| ·课题的成果 | 第72页 |
| ·未来的展望 | 第72-74页 |
| 参考文献 | 第74-76页 |
| 致谢 | 第76页 |