摘要 | 第1-5页 |
Abstract | 第5-8页 |
第1章 绪论 | 第8-12页 |
·研究背景 | 第8页 |
·研究目的和意义 | 第8-10页 |
·国内外在该方向的研究现状 | 第10-11页 |
·论文组织 | 第11-12页 |
第2章 电流舵DAC简介 | 第12-22页 |
·电流舵DAC的主要性能指标 | 第12-13页 |
·静态性能指标 | 第12页 |
·动态性能指标 | 第12-13页 |
·频域性能指标 | 第13页 |
·通信系统中的电流舵DAC | 第13-15页 |
·通信系统对电流舵DAC性能的要求 | 第13-14页 |
·通信系统中数模转换器的过采样技术 | 第14-15页 |
·电流舵DAC中电流源管设计 | 第15-16页 |
·电流源匹配计算 | 第15-16页 |
·电流源管折衷设计 | 第16页 |
·设计指标 | 第16-17页 |
·12 位电流舵DAC电路结构 | 第17-21页 |
·二进制码电流舵DAC | 第17-18页 |
·温度计码电流舵DAC | 第18-19页 |
·温度计码位数的设计 | 第19-21页 |
·本章小结 | 第21-22页 |
第3章 电流舵DAC中影响SFDR的因素分析 | 第22-34页 |
·开关控制信号的不同步 | 第22页 |
·开关控制信号耦合到输出端对SFDR的影响 | 第22-24页 |
·开关切换过程中开关管源级电压波动对SFDR的影响 | 第24-25页 |
·开关管的设计 | 第25-27页 |
·单位电流源开关输出阻抗对SFDR的影响 | 第27-32页 |
·本设计采用的电流源开关结构 | 第32-33页 |
·本章小结 | 第33-34页 |
第4章 电流舵DAC中电路模块的设计与仿真 | 第34-57页 |
·时钟产生电路的设计与仿真 | 第34-35页 |
·数据锁存器的设计与仿真 | 第35-36页 |
·译码电路设计与仿真 | 第36-38页 |
·同步锁存器的设计与仿真 | 第38-41页 |
·电流舵DAC偏置基准模块的设计 | 第41-51页 |
·电流舵DAC偏置模块电路 | 第42-43页 |
·带隙基准的设计 | 第43-46页 |
·折叠式两级运算放大器的设计与仿真 | 第46-51页 |
·电流舵DAC整体电路仿真 | 第51-56页 |
·电流舵DAC输出电压波形仿真 | 第51-52页 |
·电流舵DAC建立时间仿真 | 第52页 |
·电流舵DAC SFDR仿真 | 第52-55页 |
·SFDR前仿真结果比较 | 第55-56页 |
·本章小结 | 第56-57页 |
第5章 电流舵DAC版图设计 | 第57-63页 |
·电流舵DAC版图设计优化 | 第57-58页 |
·对称性 | 第57页 |
·数字区域和模拟区域 | 第57页 |
·Power信号树状分布 | 第57-58页 |
·Clock信号连线树状布线 | 第58页 |
·比例设计提高精度 | 第58页 |
·12 位电流舵DAC版图设计 | 第58-62页 |
·电流阵列设计 | 第59-62页 |
·12 位电流舵DAC整体版图 | 第62页 |
·本章小结 | 第62-63页 |
结论 | 第63-64页 |
参考文献 | 第64-69页 |
致谢 | 第69页 |