一种12位流水线结构模数转换器的设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-8页 |
| 第一章 绪论 | 第8-11页 |
| ·模数转换器的发展历史 | 第8-9页 |
| ·模数转换器的现状以及发展前景 | 第9页 |
| ·对论文工作的简介 | 第9-11页 |
| 第二章 流水线ADC的原理 | 第11-30页 |
| ·模数转换器的原理 | 第11-12页 |
| ·A/D转换器的主要技术和性能指标 | 第12-14页 |
| ·静态特性 | 第13页 |
| ·动态特性 | 第13-14页 |
| ·A/D转换器的分类以及原理 | 第14-18页 |
| ·逐次逼近型 | 第14-15页 |
| ·积分型 ADC | 第15-16页 |
| ·并行比较模数转换器 | 第16页 |
| ·压频变换型 ADC | 第16-17页 |
| ·Σ-Δ型ADC | 第17-18页 |
| ·流水线型ADC的结构和工作原理 | 第18-20页 |
| ·流水线ADC的结构 | 第18-19页 |
| ·流水线ADC的工作原理及特性分析 | 第19-20页 |
| ·流水线ADC中的误差分析 | 第20-27页 |
| ·流水线ADC中的噪声 | 第21-23页 |
| ·电荷注入和时钟馈通 | 第23-25页 |
| ·运放的非理想因素对ADC系统的影响 | 第25-26页 |
| ·电容失配 | 第26页 |
| ·比较器失调 | 第26-27页 |
| ·流水线ADC的设计方案和技术路线 | 第27-30页 |
| 第三章 采样保持电路设计实现 | 第30-39页 |
| ·采样保持电路的原理结构 | 第30-31页 |
| ·采样电容的选取 | 第31-32页 |
| ·自举开关的设计 | 第32-34页 |
| ·采样保持电路高增益运放的设计 | 第34-39页 |
| ·采样保持电路中运放指标的计算 | 第34-35页 |
| ·采样保持电路中高增益运放结构原理 | 第35-39页 |
| 第四章 数字校正算法以及模数转换器核心电路设计 | 第39-58页 |
| ·数字校正算法原理以及电路实现 | 第39-44页 |
| ·冗余位数字校正技术 | 第39-43页 |
| ·每级1.5位冗余位的设计 | 第43-44页 |
| ·代码转换和误差校正 | 第44页 |
| ·简化的数字校正方法的具体实现 | 第44-46页 |
| ·第一级四位MDAC结构设计 | 第46-52页 |
| ·第一级四位flash ADC编码原理 | 第46-49页 |
| ·第一级MDAC电路的设计 | 第49-52页 |
| ·MDAC中高增益OTA设计 | 第52-53页 |
| ·每级1.5bit子模数转换器的设计 | 第53-55页 |
| ·每级1.5bit子模数转换电路结构原理 | 第54-55页 |
| ·每级1.5bit余量增益数模转换器电路设计 | 第55页 |
| ·末级3bit flash模数转换器的设计 | 第55-56页 |
| ·子模数转换器中的高速低功耗比较器的设计 | 第56-58页 |
| 第五章 参考源电路设计以及时钟设计 | 第58-64页 |
| ·参考源电压源电路的设计 | 第58-61页 |
| ·带隙基准恒压源和恒流源 | 第58-60页 |
| ·参考电流源的设计 | 第60-61页 |
| ·时钟电路的设计原理以及电路实现 | 第61-64页 |
| 第六章 模拟仿真结果与版图设计以及测试验证 | 第64-73页 |
| ·模拟仿真结果 | 第64-71页 |
| ·对采样保持电路的模拟结果 | 第64-66页 |
| ·对第一级四位flash模数转换器模拟结果 | 第66-68页 |
| ·对基准源的仿真 | 第68页 |
| ·对系统特性的仿真结果 | 第68-71页 |
| ·版图设计 | 第71-72页 |
| ·流片及测试结果 | 第72-73页 |
| 第七章 结论以及前景展望 | 第73-74页 |
| ·设计结论 | 第73页 |
| ·前景展望 | 第73-74页 |
| 参考文献 | 第74-76页 |
| 致谢 | 第76页 |