高并行度的H.264分数运动估计VLSI结构设计
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 绪论 | 第9-21页 |
·论文的研究背景 | 第9-10页 |
·H.264 视频编码标准 | 第10-17页 |
·H.264 视频编码器 | 第10-12页 |
·H.264 的关键技术 | 第12-17页 |
·H.264 中的分数运动估计 | 第17-19页 |
·主要研究内容和工作安排 | 第19-21页 |
2 H.264 分数运动估计算法研究 | 第21-36页 |
·引言 | 第21页 |
·块匹配算法 | 第21-26页 |
·块匹配算法的基本思想 | 第22-23页 |
·块匹配算法的匹配准则 | 第23-24页 |
·块匹配算法的搜索策略 | 第24-26页 |
·分数运动估计算法 | 第26-33页 |
·H.264 参考模型JM11.0 中的运动估计 | 第26-28页 |
·分数运动估计算法 | 第28-31页 |
·分数运动估计快速算法 | 第31-33页 |
·适于硬件实现的分像素搜索过程 | 第33-35页 |
·小结 | 第35-36页 |
3 H.264 分数运动估计VLSI 结构设计 | 第36-51页 |
·引言 | 第36-37页 |
·VLSI 设计流程 | 第37-38页 |
·分数运动估计VLSI 结构设计 | 第38-46页 |
·插值器结构 | 第39-42页 |
·PU 阵列结构 | 第42-44页 |
·控制器结构 | 第44-46页 |
·数据调度和存储访问分析 | 第46-50页 |
·数据调度分析 | 第46-49页 |
·存储访问分析 | 第49-50页 |
·本章小结 | 第50-51页 |
4 结构仿真、验证及综合 | 第51-66页 |
·引言 | 第51页 |
·RTL 级设计与仿真 | 第51-55页 |
·RTL 级设计 | 第51-54页 |
·RTL 级逻辑仿真 | 第54-55页 |
·门级设计与验证 | 第55-62页 |
·综合环境的设置 | 第56-57页 |
·综合约束的设置 | 第57-60页 |
·综合结果 | 第60-62页 |
·性能评估与比较 | 第62-65页 |
·本章小结 | 第65-66页 |
5 全文工作与展望 | 第66-68页 |
·本文的主要工作 | 第66-67页 |
·本文创新点 | 第67页 |
·进一步研究工作 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-75页 |
附录1 攻读硕士学位期间发表的学术论文 | 第75页 |