| 摘要 | 第1-9页 |
| ABSTRACT | 第9-10页 |
| 第一章 绪论 | 第10-16页 |
| ·信道编码理论及发展 | 第10-11页 |
| ·LDPC码的产生及发展现状 | 第11-12页 |
| ·DVB-S2标准简介 | 第12-14页 |
| ·本文主要工作 | 第14-16页 |
| 第二章 LDPC码的构造及编码研究 | 第16-28页 |
| ·LDPC码的图模型 | 第16-18页 |
| ·LDPC码构造及编码方法研究 | 第18-21页 |
| ·LDPC码的构造方法 | 第18-19页 |
| ·LDPC码的编码方法 | 第19-21页 |
| ·实用LDPC码的构造和编码方法 | 第21-27页 |
| ·IEEE 802.16e中的LDPC码的构造和编码方法 | 第22-25页 |
| ·数字电视地面广播传输标准中LDPC码的构造和编码方法 | 第25-26页 |
| ·其他标准中的LDPC码的构造和编码方法 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 IRA码的结构分析及编码 | 第28-38页 |
| ·IRA码的结构分析 | 第28-30页 |
| ·IRA码的编码方法 | 第30-32页 |
| ·直接型IRA码编码方法 | 第30-31页 |
| ·串行Turbo码型的IRA码编码方法 | 第31-32页 |
| ·IRA码编码复杂度分析 | 第32-33页 |
| ·IRA码编码器的实用化研究 | 第33-37页 |
| ·通用IRA码编码器的设计分析 | 第33-34页 |
| ·IRA码奇偶校验生成法研究 | 第34-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 DVB-S2中IRA码通用编码器的FPGA设计与实现 | 第38-54页 |
| ·DVB-S2中IRA码的结构分析 | 第38-42页 |
| ·DVB-S2中IRA码的性能仿真 | 第42-44页 |
| ·DVB-S2中IRA码通用编码器设计 | 第44-49页 |
| ·DVB-S2中通用IRA编码器的功能需求和结构分析 | 第44-45页 |
| ·编码器参数动态设置模块的设计 | 第45页 |
| ·IRA码编码器的模块化设计 | 第45-49页 |
| ·DVB-S2中IRA码通用编码器的FPGA实现 | 第49-53页 |
| ·Xilinx FPGA设计流程与设计工具 | 第49-50页 |
| ·FPGA实现及性能分析 | 第50-51页 |
| ·功能仿真与验证 | 第51-53页 |
| ·本章小结 | 第53-54页 |
| 第五章 DVB-S2调制器开发板的设计 | 第54-65页 |
| ·开发板的整体设计分析 | 第54-55页 |
| ·调制器开发板各模块的硬件设计 | 第55-61页 |
| ·FPGA的选择及特点 | 第55-56页 |
| ·其他各模块的硬件设计 | 第56-61页 |
| ·印刷电路板的设计 | 第61-64页 |
| ·PCB设计的流程 | 第61-62页 |
| ·印刷电路板设计的经验总结 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 结束语 | 第65-66页 |
| 致谢 | 第66-67页 |
| 作者在攻读硕士期间取得的学术成果 | 第67-68页 |
| 参考文献 | 第68-70页 |