基于32位嵌入式单片机系统的图像采集与处理技术的研究
摘要 | 第1-3页 |
ABSTRACT | 第3-6页 |
第一章 概述 | 第6-10页 |
·图像采集与处理技术的发展概况及应用 | 第6-7页 |
·课题研究的提出 | 第7-8页 |
·课题研究的主要内容与研究意义 | 第8-10页 |
第二章 系统方案设计 | 第10-16页 |
·系统主机部分方案分析 | 第10-11页 |
·系统图像采集部分方案分析 | 第11-12页 |
·系统架构分析 | 第12-15页 |
·系统可选方案分析 | 第12-14页 |
·系统方案的最终确定 | 第14-15页 |
·本章小结 | 第15-16页 |
第三章 数字图像处理技术探讨 | 第16-29页 |
·数字图像处理技术简述 | 第16-17页 |
·图像的预处理 | 第17-20页 |
·图像平滑 | 第18-20页 |
·图像恢复 | 第20页 |
·图像分割 | 第20-25页 |
·使用阈值进行图像分割 | 第21-23页 |
·边缘检测和连接 | 第23-25页 |
·图像的二值化处理 | 第25-28页 |
·基本运算 | 第25-26页 |
·形态学处理 | 第26-27页 |
·形态谱 | 第27-28页 |
·本章小结 | 第28-29页 |
第四章 系统硬件设计 | 第29-45页 |
·系统采集部分硬件设计 | 第29-37页 |
·CPLD器件的选择及其JTAG设计 | 第29-30页 |
·CCD传感器及其外围器件 | 第30-35页 |
·SDRAM及FIFO | 第35-37页 |
·系统ARM部分设计 | 第37-43页 |
·ARM嵌入式微处理器简介 | 第37-39页 |
·LPC2104型ARM微处理器简介 | 第39-41页 |
·ARM模拟总线设计以及UART串口设计 | 第41-42页 |
·ARM主/从JTAG接口电路 | 第42-43页 |
·系统电源设计 | 第43-44页 |
·本章小结 | 第44-45页 |
第五章 系统软件设计 | 第45-66页 |
·系统总流程 | 第45页 |
·CPLD的VHDL程序编制 | 第45-54页 |
·VHDL硬件描述语言 | 第45-46页 |
·CCD区动程序 | 第46-49页 |
·FIFO与SDRAM控制程序 | 第49-53页 |
·VHDL程序总流程 | 第53-54页 |
·ARM中的C语言程序编制 | 第54-62页 |
·ARM开发软件ADS简介 | 第54-57页 |
·LPC2104模拟总线编程 | 第57-59页 |
·LPC2104串口编程 | 第59-60页 |
·ARM中的程序流程 | 第60-62页 |
·图像处理编程 | 第62-65页 |
·图像预处理 | 第62-64页 |
·图像分割 | 第64-65页 |
·图像的二值化处理 | 第65页 |
·本章小结 | 第65-66页 |
第六章 结论与展望 | 第66-69页 |
·系统的实现与仿真 | 第66-67页 |
·系统所达到的性能指标 | 第66页 |
·系统电路的实现与仿真 | 第66-67页 |
·本文主要完成工作与结论 | 第67页 |
·论文的完善与展望 | 第67-69页 |
·论文的完善 | 第67-68页 |
·论文展望 | 第68-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-76页 |