摘要 | 第1-5页 |
Abstrat | 第5-6页 |
目录 | 第6-8页 |
第1章 绪论 | 第8-15页 |
1.1 研究的目的与意义 | 第8-9页 |
1.2 国内外研究现状 | 第9-13页 |
1.2.1 数字信号处理的发展 | 第9-11页 |
1.2.1 MPEG-2编码现状 | 第11-13页 |
1.3 论文主要工作及内容安排 | 第13-15页 |
1.3.1 主要工作 | 第13页 |
1.3.2 本文内容安排 | 第13-15页 |
第2章 图像压缩编码概述 | 第15-22页 |
2.1 图像压缩概述 | 第15-22页 |
2.1.1 图像压缩的目的 | 第15页 |
2.1.2 图像压缩的基本理论 | 第15-22页 |
第3章 MPEG-2视频压缩概述 | 第22-44页 |
3.1 MPEG-2视频压缩标准 | 第22-23页 |
3.2 MPEG-2视频压缩层算法结构 | 第23-44页 |
3.2.1 不可分级语法 | 第24-42页 |
3.2.2 可分级扩展 | 第42页 |
3.3.2 MPEG-2视频压缩层码流结构 | 第42-44页 |
第4章 DM642系统设计 | 第44-56页 |
4.1 图象处理对 DSP的要求 | 第44页 |
4.2 TMS320DM642芯片的特点 | 第44-47页 |
4.3 TMS320DM642视频硬件电路设计 | 第47-56页 |
4.3.1 TMS320DM642的 VP口 | 第47-48页 |
4.3.2 高性能视频解码器 TVP5150PBS | 第48-53页 |
4.3.3 视频编码器 SAA7121H | 第53-56页 |
第5章 图像编码的优化设计 | 第56-64页 |
5.1 DCT算法优化设计 | 第56-61页 |
5.2 帧内编码块的量化改进 | 第61-64页 |
5.2.1 DC系数的量化与 AC系数的量化 | 第61-62页 |
5.2.2 量化的改进 | 第62-64页 |
第6章 DM642图像编码设计 | 第64-83页 |
6.1 CCS开发环境 | 第64页 |
6.2 DSP/BIOS简介 | 第64-67页 |
6.3 系统软件实现 | 第67-77页 |
6.3.1 系统软件框架 | 第67-69页 |
6.3.2 设置 DSP/BIOS | 第69页 |
6.3.3 系统软件流程 | 第69-77页 |
6.4 视频编码的 DSP优化 | 第77-79页 |
6.4.1 DSP几种优化方式的介绍 | 第77-79页 |
6.4.2 本系统采用的优化方式 | 第79页 |
6.5 实验结果分析 | 第79-83页 |
第7章 总结与展望 | 第83-85页 |
7.1 工作总结 | 第83页 |
7.2 展望 | 第83-85页 |
参考文献 | 第85-88页 |
作者在硕士期间发表的学术论文 | 第88-89页 |
致谢 | 第89页 |