摘要 | 第1-3页 |
ABSTRACT | 第3-5页 |
目录 | 第5-7页 |
第1章 绪论 | 第7-16页 |
·研究背景 | 第7-12页 |
·移动通信系统的发展演化与我国现状 | 第7-9页 |
·WCDMA信道划分以及下行链路分析 | 第9-10页 |
·信道编译码的发展以及Turbo码应用现状 | 第10-12页 |
·Turbo码当前的应用方案 | 第12页 |
·研究目的和实现方法 | 第12-14页 |
·论文安排 | 第14-16页 |
第2章 Turbo码原理 | 第16-35页 |
·Turbo码编码器 | 第16-20页 |
·递归系统卷积码RSC | 第17-19页 |
·交织器 | 第19-20页 |
·删余机制(Puncture) | 第20页 |
·Turbo码译码器 | 第20-22页 |
·Turbo码分量码译码算法 | 第22-34页 |
·MAP译码算法 | 第22-27页 |
·LOG—MAP算法 | 第27-30页 |
·SOVA算法 | 第30-33页 |
·几种算法的复杂度分析 | 第33-34页 |
·本章小结 | 第34-35页 |
第3章 变迭代Turbo码在WCDMA中的仿真 | 第35-52页 |
·WCDMA系统中的Turbo码编码器 | 第35页 |
·WCDMA系统中的Turbo码译码器 | 第35页 |
·WCDMA系统中的Turbo码交织器 | 第35-39页 |
·WCDMA中的Turbo码性能仿真及结论 | 第39-51页 |
·成员码多项式和码率 | 第41-42页 |
·帧长 | 第42-43页 |
·迭代次数 | 第43-44页 |
·一种改进的迭代译码方法及其仿真 | 第44-48页 |
·交织器 | 第48-51页 |
·本章小结 | 第51-52页 |
第4章 变迭代Turbo码在WCDMA信道译码中的实现 | 第52-80页 |
·选择TMS320C6201和XC2S200的原因 | 第52-54页 |
·VHDL语言设计的优点与设计方法 | 第54-55页 |
·Turbo码译码器的硬件结构 | 第55-62页 |
·LOG—MAP译码器的FPGA实现 | 第62-76页 |
·分支度量γ计算模块 | 第63-64页 |
·前向/后向累积度量α/β计算模块 | 第64-73页 |
·对数似然比L(u_k)的计算单元 | 第73-75页 |
·交织/解交织器的实现 | 第75-76页 |
·变迭代次数算法的实现 | 第76-77页 |
·复杂度分析 | 第77-78页 |
·硬件资源占用分析以及时延分析 | 第78页 |
·本章小结 | 第78-80页 |
第5章 仿真曲线图及结论 | 第80-83页 |
第6章 论文总结和前景展望 | 第83-85页 |
·论文总结 | 第83页 |
·存在的问题和前景展望 | 第83-85页 |
参考文献 | 第85-88页 |
攻读硕士学位期间发表的论文 | 第88-89页 |
致谢 | 第89页 |