DSP可测性、测试方法和平台的研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-7页 |
| 目录 | 第7-10页 |
| 插图索引 | 第10-11页 |
| 表格索引 | 第11-13页 |
| 第一章 绪论 | 第13-35页 |
| ·引言 | 第13页 |
| ·DSP处理器的介绍 | 第13-17页 |
| ·DSP处理器的发展历程 | 第13-15页 |
| ·DSP处理器的技术展望 | 第15-17页 |
| ·可测性设计方法 | 第17-24页 |
| ·功能点测试技术 | 第17-18页 |
| ·基于扫描技术的结构化测试方法 | 第18-19页 |
| ·边界扫描技术 | 第19-20页 |
| ·内建自测试技术 | 第20-21页 |
| ·在线模拟测试技术 | 第21页 |
| ·各种测试技术的特点 | 第21-23页 |
| ·DSP的可测性设计方法 | 第23-24页 |
| ·DSP处理器的测试程序产生 | 第24页 |
| ·DSP处理器的验证测试平台 | 第24-28页 |
| ·软硬件协同验证测试 | 第25-26页 |
| ·功能验证测试 | 第26-27页 |
| ·MD16的验证平台特点 | 第27-28页 |
| ·本文主要贡献和结构安排 | 第28-31页 |
| 参考文献 | 第31-35页 |
| 第二章 DSP、SOC芯片的可测性研究 | 第35-65页 |
| ·DSP、SOC芯片的可测性设计挑战 | 第35-38页 |
| ·DSP芯片的可测性设计挑战 | 第35-37页 |
| ·SoC芯片的可测性设计挑战 | 第37-38页 |
| ·DSP处理器可测性设计 | 第38-54页 |
| ·TAP控制器 | 第40-43页 |
| ·测试指令寄存器 | 第43页 |
| ·串并转化电路 | 第43-45页 |
| ·被测单元的包装实现 | 第45-46页 |
| ·调试模块 | 第46-47页 |
| ·跟踪模块 | 第47-48页 |
| ·存储器模块可测性设计 | 第48-50页 |
| ·边界扫描链设计 | 第50-51页 |
| ·本节的实验结果 | 第51-54页 |
| ·系统芯片的可测性设计 | 第54-61页 |
| ·项层TAP模块设计 | 第57-58页 |
| ·调试模块 | 第58-60页 |
| ·本节结论 | 第60-61页 |
| ·本章小结 | 第61-62页 |
| 参考文献 | 第62-65页 |
| 第三章 DSP处理器指令集和状态机测试研究 | 第65-83页 |
| ·MD16体系结构的特色 | 第65-69页 |
| ·双状态机 | 第65-66页 |
| ·流水级可扩展MAC | 第66页 |
| ·等效双端口单周期访问存储器 | 第66-67页 |
| ·专用地址计算单元 | 第67-68页 |
| ·跳转预测 | 第68页 |
| ·自动递减计数循环 | 第68-69页 |
| ·基本指令集测试 | 第69-74页 |
| ·指令树遍历 | 第70-71页 |
| ·指令集验证测试方法 | 第71-72页 |
| ·自动测试程序产生及优化 | 第72-73页 |
| ·自动测试的一个例子 | 第73-74页 |
| ·指令集测试结果和结论 | 第74页 |
| ·状态机测试程序产生 | 第74-79页 |
| ·状态机覆盖率 | 第75页 |
| ·遍历状态机 | 第75-77页 |
| ·状态机遍历的确认 | 第77-78页 |
| ·状态机覆盖率计算的一个实例 | 第78-79页 |
| ·本节实验结果 | 第79页 |
| ·本章小结 | 第79-80页 |
| 参考文献 | 第80-83页 |
| 第四章 DSP处理器的协同验证和测试平台 | 第83-113页 |
| ·DSP处理器验证和测试概述 | 第83-84页 |
| ·协同验证平台模型 | 第84-85页 |
| ·软硬件协同验证测试平台的设计流程 | 第85-86页 |
| ·验证测试过程的软硬件划分 | 第86-87页 |
| ·验证软平台 | 第87-96页 |
| ·软平台可重用性研究 | 第88-90页 |
| ·应用层 | 第89-90页 |
| ·仿真控制层 | 第90页 |
| ·通信层 | 第90页 |
| ·软平台功能验证 | 第90-96页 |
| ·单元验证 | 第91-93页 |
| ·结构验证 | 第93-95页 |
| ·系统验证 | 第95-96页 |
| ·验证测试硬件平台 | 第96-107页 |
| ·硬平台的可重用性 | 第97页 |
| ·硬平台的设计 | 第97-107页 |
| ·FPGA验证、测试电路板设计 | 第98-99页 |
| ·FPGA片上系统设计 | 第99-103页 |
| ·片上总线选择和设计 | 第100-101页 |
| ·接口模块的设计 | 第101-103页 |
| ·通信接口模块设计 | 第103-107页 |
| ·并口控制模块 | 第103-105页 |
| ·USB控制模块 | 第105-107页 |
| ·实验结果 | 第107-108页 |
| ·本章小结 | 第108-109页 |
| 参考文献 | 第109-113页 |
| 第五章 基于MD16的MP3解码器实现 | 第113-125页 |
| ·MP3的解码流程 | 第113-117页 |
| ·位流同步 | 第113-114页 |
| ·辅助信息解码 | 第114页 |
| ·解码缩放因子 | 第114-115页 |
| ·Huffman数据解码 | 第115页 |
| ·频谱再量化和重定序 | 第115页 |
| ·立体声处理 | 第115-116页 |
| ·合成过滤器区 | 第116-117页 |
| ·程序优化 | 第117-121页 |
| ·帧头信息即边信息的读取 | 第119页 |
| ·Huffman解码优化 | 第119-120页 |
| ·再量化计算优化 | 第120-121页 |
| ·反混叠及IMDCT | 第121页 |
| ·频率反转和子带合成运算 | 第121页 |
| ·MP3解码器硬件系统 | 第121页 |
| ·本节实验结果 | 第121-122页 |
| ·本章小结 | 第122-123页 |
| 参考文献 | 第123-125页 |
| 作者攻读博士期间发表的论文 | 第125页 |
| 作者攻读博士期间参加的科研工作 | 第125-127页 |
| 致谢 | 第127页 |