通信导航识别综合化系统设计与实现
0 前言 | 第1-9页 |
0.1 选题背景 | 第7页 |
0.2 系统目标 | 第7-8页 |
0.3 意义及价值 | 第8-9页 |
1 1553B总线标准简介 | 第9-14页 |
1.1 总线结构 | 第9-11页 |
1.2 总线控制方式 | 第11-12页 |
1.3 总线通信格式 | 第12-14页 |
2 通信导航识别综合化系统 | 第14-22页 |
2.1 系统概述 | 第14-15页 |
2.2 系统逻辑构成 | 第15-18页 |
2.3 系统物理构成 | 第18-19页 |
2.4 系统配置 | 第19-22页 |
3 总线通信模块硬件设计 | 第22-42页 |
3.1 概述 | 第22页 |
3.2 组成 | 第22-25页 |
3.3 位/消息处理器设计 | 第25-27页 |
3.4 控制器设计 | 第27-37页 |
3.5 收发器设计 | 第37-38页 |
3.6 处理机接口电路设计 | 第38-40页 |
3.7 板内总线定义 | 第40-42页 |
4 总线通信模块软件设计 | 第42-58页 |
4.1 设计特点 | 第42页 |
4.2 编程语言 | 第42页 |
4.3 软件结构 | 第42-44页 |
4.4 设计分析 | 第44页 |
4.5 软件接口设计 | 第44-46页 |
4.6 软件设计 | 第46-58页 |
5 总线通信管理软件设计 | 第58-64页 |
5.1 编程语言 | 第58页 |
5.2 软件开发手段 | 第58页 |
5.3 通信管理任务 | 第58-59页 |
5.4 ISBC协议及实现 | 第59-60页 |
5.5 通信管理程序 | 第60-64页 |
6 调试 | 第64-68页 |
6.1 硬件调试 | 第64页 |
6.2 软件调试 | 第64-65页 |
6.3 硬、软件联调 | 第65页 |
6.4 联机试验 | 第65-66页 |
6.5 软件测试 | 第66-67页 |
6.6 结论 | 第67-68页 |
7 定时分析 | 第68-70页 |
7.1 状态字响应时间 | 第68页 |
7.2 通信层延时 | 第68-70页 |
8 结束语 | 第70-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-73页 |