M元扩频关键技术及芯片化实现方法的研究
摘要 | 第1-7页 |
ABSTRACT | 第7-14页 |
第一章 绪论 | 第14-26页 |
·引言 | 第14-15页 |
·扩频通信IC芯片发展 | 第15-17页 |
·通信芯片发展 | 第15-16页 |
·扩频通信芯片发展 | 第16-17页 |
·M元扩频技术研究现状及主要问题 | 第17-21页 |
·M元扩频定义及优点 | 第17页 |
·M元扩频应用 | 第17-18页 |
·M元扩频研究现状 | 第18-21页 |
·论文主要工作和结构安排 | 第21-26页 |
·论文主要工作 | 第21-23页 |
·论文结构安排 | 第23-26页 |
第二章 M元扩频通信分析 | 第26-40页 |
·M元扩频通信 | 第26-31页 |
·M元扩频原理及系统结构图 | 第26-27页 |
·M元扩频方式 | 第27-31页 |
·M元扩频系统同步 | 第31-35页 |
·常见M元扩频同步方案 | 第31-33页 |
·载波频偏、相偏对系统性能的影响 | 第33-35页 |
·M元扩频性能分析 | 第35-39页 |
·小结 | 第39-40页 |
第三章 基于同步信道的M元扩频通信改进方案 | 第40-54页 |
·传统利用同步信道实现同步的M元扩频方案 | 第40-41页 |
·系统原理框图 | 第40-41页 |
·系统性能分析 | 第41页 |
·改进利用同步信道同步的M元扩频通信算法研究 | 第41-49页 |
·基于新算法的通信方案 | 第42-43页 |
·系统同步分析 | 第43-44页 |
·AWGN信道下系统性能分析 | 第44-46页 |
·AWGN下系统仿真及分析 | 第46-47页 |
·瑞利信道下系统性能分析 | 第47-48页 |
·瑞利慢衰落条件下性能仿真与分析 | 第48-49页 |
·改进扩频码码集的M元扩频通信系统 | 第49-53页 |
·系统扩频码的选取 | 第49-50页 |
·系统同步分析 | 第50-52页 |
·系统性能仿真与分析 | 第52-53页 |
·小结 | 第53-54页 |
第四章 高性能M元扩频方案 | 第54-66页 |
·双M元扩频系统 | 第54-58页 |
·双M元扩频通信系统原理 | 第54-55页 |
·系统同步分析 | 第55-57页 |
·系统误码性能分析 | 第57-58页 |
·系统仿真及分析 | 第58页 |
·基于正交信道的双CPSK扩频通信系统 | 第58-63页 |
·正交信道双CPSK调制扩频通信方案 | 第59-60页 |
·系统同步分析 | 第60-62页 |
·误码率性能分析 | 第62-63页 |
·仿真及分析 | 第63页 |
·小结 | 第63-66页 |
第五章 基于CPSK调制的M元扩频空时编码通信 | 第66-84页 |
·基于码元级的空时编码直序扩频方案 | 第66-70页 |
·基于码元级的空时编码M元扩频方案 | 第70-73页 |
·码元级空时编码M元扩频原理 | 第70-72页 |
·系统仿真与分析 | 第72-73页 |
·基于码片级的空时编码直序扩频方案 | 第73-78页 |
·系统方案 | 第74-75页 |
·性能分析 | 第75-77页 |
·仿真与分析 | 第77-78页 |
·码片级空时编码M元扩频方案 | 第78-82页 |
·码片级空时编码M元扩频原理 | 第78-80页 |
·系统仿真与分析 | 第80-82页 |
·小结 | 第82-84页 |
第六章 差分空时编码M元扩频通信 | 第84-98页 |
·码元级差分空时编码扩频 | 第84-87页 |
·两种差分空时编码方案 | 第85-86页 |
·码元级差分空时编码扩频性能分析 | 第86-87页 |
·码片级差分空时编码扩频方案 | 第87-92页 |
·系统模型 | 第88-90页 |
·仿真及分析 | 第90-92页 |
·码片级差分M元扩频通信 | 第92-96页 |
·系统方案 | 第92-94页 |
·仿真与分析 | 第94-96页 |
·小结 | 第96-98页 |
第七章 核心模块IP及芯片化验证 | 第98-112页 |
·集成电路IP设计方法及流程 | 第98-100页 |
·M元解扩核心单元模块芯片化设计及验证 | 第100-110页 |
·M元解扩核心模块系统功能划分 | 第100-103页 |
·M元解扩核心模块芯片化设计 | 第103-110页 |
·小结 | 第110-112页 |
第八章 总结与展望 | 第112-114页 |
·论文总结 | 第112-113页 |
·研究展望 | 第113-114页 |
致谢 | 第114-116页 |
参考文献 | 第116-126页 |
作者在读期间的研究成果 | 第126-128页 |