基于战术通信网基层的数据融合--高速数据采集与实时处理系统设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
1 绪论 | 第7-12页 |
·概述 | 第7-9页 |
·课题研究背景 | 第7页 |
·课题研究目的和意义 | 第7-9页 |
·本课题完成的工作及内容安排 | 第9-12页 |
2 ARM与FPGA技术介绍 | 第12-21页 |
·ARM微处理器概述 | 第12-17页 |
·ARM微处理器的介绍 | 第12-13页 |
·RISC设计思想 | 第13-14页 |
·ARM设计思想 | 第14页 |
·常用的ARM处理器 | 第14-17页 |
·可编程逻辑器件FPGA | 第17-21页 |
·可编程逻辑器件的分类 | 第17页 |
·FPGA基本结构及特性 | 第17-18页 |
·FPGA的设计流程 | 第18-21页 |
3 系统硬件电路的设计 | 第21-42页 |
·系统平台简介 | 第21-22页 |
·硬件总体构架 | 第22-23页 |
·ARM处理器及外围电路设计 | 第23-28页 |
·ARM处理器 | 第23-25页 |
·外存储电路 | 第25-27页 |
·JATG接口电路 | 第27-28页 |
·其他模块设计 | 第28页 |
·FPGA器件及外围电路设计 | 第28-34页 |
·FPGA器件 | 第28-31页 |
·JTAG调试接口 | 第31-32页 |
·FPGA配置芯片 | 第32-33页 |
·FPGA与ARM处理器的互联设计 | 第33-34页 |
·A/D转换器及外围电路设计 | 第34-36页 |
·信号调理电路 | 第34-35页 |
·模数转换电路 | 第35-36页 |
·数据寄存器 | 第36页 |
·电源电路 | 第36-39页 |
·ARM处理器电源设计 | 第37页 |
·FPGA电源设计 | 第37-39页 |
·时钟电路 | 第39-40页 |
·ARM处理器时钟设计 | 第39页 |
·FPGA时钟设计 | 第39-40页 |
·复位设计 | 第40-41页 |
·本章小结 | 第41-42页 |
4 系统设计及FPGA实现 | 第42-59页 |
·Verilog语言简介 | 第42-43页 |
·Quartus简介 | 第43页 |
·时钟发生模块 | 第43-45页 |
·FIFO模块 | 第45-49页 |
·乒乓FIFO的设计 | 第45-46页 |
·FIFO模块的FPGA实现 | 第46-49页 |
·FFT模块设计 | 第49-55页 |
·FFT算法简介 | 第49-50页 |
·FFT模块的FPGA实现 | 第50-55页 |
·设计结果分析 | 第55-58页 |
·本章小结 | 第58-59页 |
5 PCB设计 | 第59-65页 |
·Protel的简介 | 第59页 |
·PCB设计要点 | 第59-65页 |
·叠层设置 | 第59-60页 |
·布局设计 | 第60-62页 |
·布线设计 | 第62-64页 |
·PCB设计小结 | 第64-65页 |
6 总结与展望 | 第65-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-70页 |