基于DSP模拟器的外设并行与运行监控模型研究
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第10-14页 |
1.1 课题背景 | 第10-11页 |
1.2 研究意义 | 第11-12页 |
1.3 本文主要研究内容 | 第12-13页 |
1.4 本文组织结构 | 第13-14页 |
第2章 相关工作介绍 | 第14-21页 |
2.1 模拟技术概要 | 第14-17页 |
2.1.1 全系统模拟器研究 | 第14-15页 |
2.1.2 模拟技术研究 | 第15-16页 |
2.1.3 外设模拟技术研究 | 第16-17页 |
2.2 DSP模拟技术研究 | 第17-20页 |
2.2.1 VelociTI体系结构 | 第18-19页 |
2.2.2 DSP模拟器研究 | 第19-20页 |
2.3 本章小结 | 第20-21页 |
第3章 DSP模拟器外设并行模拟研究 | 第21-40页 |
3.1 外设串行模拟方法 | 第21-22页 |
3.2 外设并行模型设计 | 第22-26页 |
3.3 外设通信和同步机制 | 第26-28页 |
3.4 中断系统模拟 | 第28-32页 |
3.4.1 DSP中断系统 | 第28-29页 |
3.4.2 中断模拟流程 | 第29-32页 |
3.5 外设并行模拟 | 第32-39页 |
3.5.1 定时器模拟 | 第32-35页 |
3.5.2 EMIF模拟 | 第35-36页 |
3.5.3 DMA模拟 | 第36-39页 |
3.6 本章小结 | 第39-40页 |
第4章 DSP模拟器运行监控研究 | 第40-52页 |
4.1 模拟器运行监控模型 | 第40-43页 |
4.1.1 目标码覆盖 | 第40-41页 |
4.1.2 故障注入 | 第41-42页 |
4.1.3 运行监控模型 | 第42-43页 |
4.2 模拟器运行监控瓶颈分析 | 第43-45页 |
4.3 布鲁姆过滤器 | 第45-47页 |
4.4 模拟器运行监控优化 | 第47-51页 |
4.4.1 目标码覆盖统计优化 | 第47-49页 |
4.4.2 故障注入监控优化 | 第49-51页 |
4.5 本章小结 | 第51-52页 |
第5章 模拟器测试与结果分析 | 第52-59页 |
5.1 系统介绍 | 第52-54页 |
5.2 测试环境 | 第54页 |
5.3 功能性测试与分析 | 第54-58页 |
5.3.1 模拟器外设功能测试 | 第55-56页 |
5.3.2 运行监控模块性能测试 | 第56-58页 |
5.4 本章小结 | 第58-59页 |
第6章 总结及展望 | 第59-61页 |
6.1 工作总结 | 第59页 |
6.2 工作展望 | 第59-61页 |
参考文献 | 第61-64页 |
致谢 | 第64页 |