首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--一般性问题论文--安全保密论文

嵌入式系统内存数据机密性和完整性保护研究

摘要第5-6页
abstract第6-7页
第1章 绪论第10-19页
    1.1 研究背景第10-11页
    1.2 研究对象和目标第11-12页
        1.2.1 研究对象第11页
        1.2.2 研究目标第11-12页
    1.3 国内外研究现状第12-16页
        1.3.1 单处理器系统第12-15页
        1.3.2 多处理器平台第15-16页
    1.4 本文的主要贡献第16-17页
    1.5 本文的组织结构第17-19页
第2章 相关工作第19-31页
    2.1 威胁模型和安全假定第19-21页
        2.1.1 物理攻击第19-20页
        2.1.2 软件攻击第20页
        2.1.3 系统安全模型第20-21页
    2.2 内存数据机密性保护第21-23页
        2.2.1 直接块加密第21页
        2.2.2 计数器模式加密第21-22页
        2.2.3 GCM第22-23页
    2.3 内存数据完整性保护第23-28页
        2.3.1 内存完整性验证的验证基元第23-24页
        2.3.2 Merkle树第24-25页
        2.3.3 PAT第25-26页
        2.3.4 TEC-Tree第26-27页
        2.3.5 BMT第27-28页
    2.4 存储器保护的系统框架第28-29页
        2.4.1 XOM第28-29页
        2.4.2 AEGIS第29页
        2.4.3 PE-ICE第29页
    2.5 本章小结第29-31页
第3章 隐藏数据块和counter间的映射关系第31-41页
    3.1 现存方案的不足与瓶颈第31-32页
    3.2 使用计数器模式保护数据的机密性第32页
    3.3 隐藏数据块和counter间的映射关系HMBC机制第32-39页
        3.3.1 HMBC机制第33-36页
        3.3.2 方案实现涉及到的问题第36-38页
        3.3.3 安全性分析第38-39页
    3.4 本章小结第39-41页
第4章 基于变体counter的机密性保护方法第41-53页
    4.1 counter溢出问题第41-42页
    4.2 提出的counter方案ECOH第42-51页
        4.2.1 ECOH的详细设计第43-45页
        4.2.2 改进的计数器模式加密第45-48页
        4.2.3 ECOH实现涉及到的问题第48-49页
        4.2.4 安全分析第49-50页
        4.2.5 其他的实施问题第50-51页
    4.3 本章小结第51-53页
第5章 基于Simplescalar的模拟实验第53-73页
    5.1 计算机体系结构模拟器第53-55页
        5.1.1 FPGA第53-54页
        5.1.2 Simplescalar体系结构模拟器第54-55页
    5.2 基准测试程序SPEC第55-58页
        5.2.1 桌面基准测试第56-58页
        5.2.2 服务器基准测试第58页
    5.3 仿真模拟实验和对模拟结果的分析第58-72页
        5.3.1 HMBC对系统性能的影响第60-66页
        5.3.2 ECOH对系统性能的影响第66-72页
    5.4 本章小结第72-73页
结论第73-75页
参考文献第75-80页
致谢第80页

论文共80页,点击 下载论文
上一篇:基于RS纠删码的数据冗余策略
下一篇:异构CMP动态任务调度算法研究