DMR信号基带关键技术研究与FPGA设计实现
摘要 | 第5-6页 |
Abstract | 第6页 |
缩略词表 | 第13-14页 |
主要数学符号表 | 第14-15页 |
第一章 绪论 | 第15-19页 |
1.1 研究背景及意义 | 第15-16页 |
1.2 研究内容与贡献 | 第16页 |
1.3 论文结构安排 | 第16-19页 |
第二章 DMR信号基带关键技术现状 | 第19-35页 |
2.1 DMR标准 | 第19-24页 |
2.1.1 DMR协议栈 | 第20页 |
2.1.2 DMR帧结构 | 第20-23页 |
2.1.3 DMR协议参数 | 第23-24页 |
2.2 DMR信号基带关键技术 | 第24-34页 |
2.2.1 信道编码 | 第24-27页 |
2.2.2 成形滤波 | 第27-29页 |
2.2.3 调制解调 | 第29-33页 |
2.2.4 时间同步 | 第33-34页 |
2.3 本章小结 | 第34-35页 |
第三章 DMR信号基带关键技术设计 | 第35-56页 |
3.1 DMR信号基带系统 | 第35-37页 |
3.2 汉明码 | 第37-39页 |
3.2.1 汉明码编码 | 第37-38页 |
3.2.2 汉明码译码 | 第38-39页 |
3.3 Golay码 | 第39-44页 |
3.3.1 Golay码编码 | 第40-41页 |
3.3.2 Golay码译码 | 第41-44页 |
3.4 成形滤波 | 第44-45页 |
3.54CPFSK调制 | 第45-47页 |
3.6 差分解调 | 第47-49页 |
3.7 时间同步 | 第49-50页 |
3.8 数字上变频 | 第50-52页 |
3.9 数字下变频 | 第52-55页 |
3.10本章小结 | 第55-56页 |
第四章 DMR信号基带关键技术实现 | 第56-72页 |
4.1 开发环境 | 第56-57页 |
4.2 系统结构 | 第57页 |
4.3 发射端模块实现 | 第57-64页 |
4.3.1 CRC编码模块 | 第57-58页 |
4.3.2 BPTC编码模块 | 第58-59页 |
4.3.3 Golay编码模块 | 第59-60页 |
4.3.4 映射模块 | 第60-61页 |
4.3.5 成形滤波模块 | 第61-62页 |
4.3.64CPFSK调制模块 | 第62页 |
4.3.7 数字上变频模块 | 第62-64页 |
4.4 接收端模块实现 | 第64-71页 |
4.4.1 数字下变频模块 | 第64页 |
4.4.2 差分解调模块 | 第64-65页 |
4.4.3 匹配滤波模块 | 第65页 |
4.4.4 同步模块 | 第65-69页 |
4.4.5 逆映射模块 | 第69页 |
4.4.6 Golay译码模块 | 第69-70页 |
4.4.7 BPTC译码模块 | 第70-71页 |
4.4.8 CRC校验模块 | 第71页 |
4.5 本章小结 | 第71-72页 |
第五章 测试与验证 | 第72-82页 |
5.1 测试平台 | 第72-73页 |
5.2 发射机测试 | 第73-76页 |
5.2.1 测试场景 | 第74页 |
5.2.2 测试方案 | 第74页 |
5.2.3 测试结果 | 第74-76页 |
5.3 接收机测试 | 第76-77页 |
5.3.1 测试场景 | 第76页 |
5.3.2 测试方案 | 第76页 |
5.3.3 测试结果 | 第76-77页 |
5.4 误比特率测试 | 第77-81页 |
5.4.1 测试场景 | 第77-78页 |
5.4.2 测试方案 | 第78-79页 |
5.4.3 测试结果 | 第79-81页 |
5.5 资源占用分析 | 第81页 |
5.6 本章小结 | 第81-82页 |
第六章 结论 | 第82-84页 |
6.1 工作总结 | 第82-83页 |
6.2 下一步工作建议 | 第83-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-87页 |
个人简历 | 第87-88页 |
攻读硕士学位期间的研究成果 | 第88-89页 |