首页--工业技术论文--无线电电子学、电信技术论文--无线电导航论文--导航设备、导航台论文--接收设备论文

导航接收机外接抗干扰模块研究

摘要第5-6页
Abstract第6-7页
第1章 绪论第11-19页
    1.1 研究背景和意义第11-13页
    1.2 国内外研究现状及发展趋势第13-17页
        1.2.1 卫星导航干扰抑制技术研究现状第13-16页
        1.2.2 卫星导航抗干扰技术发展趋势第16-17页
    1.3 本文的主要研究内容及结构第17-19页
第2章 导航接收机工作原理及其抗干扰性能分析第19-30页
    2.1 导航接收机系统组成第19-24页
        2.1.1 射频前端第19-20页
        2.1.2 基带信号处理第20-24页
    2.2 导航接收机抗干扰能力分析第24-25页
        2.2.1 处理增益第24-25页
        2.2.2 干扰容限第25页
    2.3 干扰对导航接收机性能影响第25-28页
        2.3.1 干扰对接收机射频通道的影响第26页
        2.3.2 干扰对接收机基带信号处理的影响第26-28页
    2.4 本章小结第28-30页
第3章 外接抗干扰模块射频单元设计第30-45页
    3.1 抗干扰模块总体实现方案第30-31页
    3.2 射频接收单元设计第31-37页
        3.2.1 强干扰下射频接收通道设计要求第31-34页
        3.2.2 射频接收通道设计方案第34-35页
        3.2.3 射频接收通道电路设计第35-37页
    3.3 AD 采集单元设计第37-41页
        3.3.1 AD 动态范围第37-38页
        3.3.2 干扰抑制性能与 AD 的关系第38-40页
        3.3.3 AD 采集单元电路设计第40-41页
    3.4 射频输出单元设计第41-43页
        3.4.1 DA 模块电路设计第41-42页
        3.4.2 模拟上变频电路设计第42-43页
    3.5 电源模块第43-44页
    3.6 本章小结第44-45页
第4章 外接抗干扰模块基带抗干扰处理单元设计第45-61页
    4.1 变换域滤波抗干扰处理算法第45-51页
        4.1.1 变换域干扰抑制算法流程第45页
        4.1.2 分段加窗重叠技术第45-47页
        4.1.3 变换域干扰抑制算法原理第47-48页
        4.1.4 门限设置算法第48-51页
    4.2 变换域抗干扰算法 FPGA 实现第51-59页
        4.2.1 抽取和内插第53-54页
        4.2.2 分段加窗重叠模块第54-56页
        4.2.3 干扰抑制模块第56-58页
        4.2.4 DA 回放模块第58-59页
    4.3 抗干扰信号处理单元硬件结构设计第59-60页
    4.4 本章小结第60-61页
第5章 抗干扰性能实验验证第61-71页
    5.1 外接抗干扰模块射频链路测试第63-66页
        5.1.1 输出信号测试第63-64页
        5.1.2 噪声系数与信噪比损失测试第64-65页
        5.1.3 射频接收链路增益测量第65-66页
    5.2 外接抗干扰模块抗干扰性能测试第66-69页
        5.2.1 室内环境下的抗干扰性能测试第66-68页
        5.2.2 室外环境下的抗干扰性能测试第68-69页
    5.3 本章小结第69-71页
结论第71-72页
参考文献第72-75页
攻读硕士学位期间发表论文与研究成果清单第75-76页
致谢第76页

论文共76页,点击 下载论文
上一篇:高速串行总线应用研究
下一篇:相位差可调的正弦波信号发生器设计