| 摘要 | 第5-6页 |
| ABSTRACT | 第6-7页 |
| 缩略词表 | 第13-14页 |
| 第一章 绪论 | 第14-19页 |
| 1.1 研究背景与意义 | 第14-17页 |
| 1.1.1 Wi-Fi标准发展 | 第14-16页 |
| 1.1.2 课题背景 | 第16-17页 |
| 1.2 论文章节安排 | 第17-19页 |
| 第二章 数字中频信号处理技术现状 | 第19-29页 |
| 2.1 数字中频发展与应用 | 第19页 |
| 2.2 数字中频关键技术 | 第19-27页 |
| 2.2.1 信号采样理论 | 第19-22页 |
| 2.2.2 多速率信号处理 | 第22-25页 |
| 2.2.3 数字滤波器 | 第25-27页 |
| 2.3 数字下变频原理 | 第27-28页 |
| 2.4 小结 | 第28-29页 |
| 第三章 需求分析与总体方案设计 | 第29-36页 |
| 3.1 10 Gbps Wi-Fi总体需求 | 第29-30页 |
| 3.1.1 系统功能需求 | 第29-30页 |
| 3.1.2 系统设计指标 | 第30页 |
| 3.2 下行链路数字中频需求分析 | 第30-34页 |
| 3.2.1 硬件平台与主器件需求 | 第31-32页 |
| 3.2.2 功能需求 | 第32-33页 |
| 3.2.3 指标需求 | 第33-34页 |
| 3.3 下行链路数字中频总体方案设计 | 第34-35页 |
| 3.4 小结 | 第35-36页 |
| 第四章 10 Gbps Wi-Fi下行链路数字中频设计与仿真 | 第36-52页 |
| 4.1 仿真数据源 802.11ac信号 | 第36-38页 |
| 4.1.1 子载波映射关系 | 第36-37页 |
| 4.1.2 802.11ac信号物理帧格式 | 第37-38页 |
| 4.2 数字下变频设计与仿真 | 第38-46页 |
| 4.2.1 DDC处理流程及其设计分析 | 第39-40页 |
| 4.2.2 解调模块设计与仿真 | 第40-41页 |
| 4.2.3 数字混频设计与仿真 | 第41-42页 |
| 4.2.4 滤波器设计与仿真 | 第42-46页 |
| 4.3 性能仿真结果与分析 | 第46-51页 |
| 4.3.1 三路输出信号频谱与波形分析 | 第47-50页 |
| 4.3.2 EVM测试分析与结果 | 第50-51页 |
| 4.4 小结 | 第51-52页 |
| 第五章 10 Gbps Wi-Fi下行链路数字中频实现方案 | 第52-75页 |
| 5.1 下行链路数字中频实现方案概述 | 第52-53页 |
| 5.2 基于System Generator的数字下变频实现 | 第53-70页 |
| 5.2.1 System Generator开发的优势及其使用 | 第53-55页 |
| 5.2.2 解调模块实现方案 | 第55-58页 |
| 5.2.3 混频模块实现方案 | 第58-59页 |
| 5.2.4 滤波模块实现方案 | 第59-70页 |
| 5.3 System Generator链路验证与资源评估 | 第70-74页 |
| 5.3.1 System Generator链路验证 | 第70-74页 |
| 5.3.2 生成Verilog代码与资源评估 | 第74页 |
| 5.4 小结 | 第74-75页 |
| 第六章 下行链路数字中频功能测试与性能分析 | 第75-88页 |
| 6.1 测试平台 | 第75页 |
| 6.2 BPS平台使用流程 | 第75-79页 |
| 6.3 DDC功能测试 | 第79-82页 |
| 6.4 DDC性能分析 | 第82-86页 |
| 6.5 小结 | 第86-88页 |
| 第七章 结束语 | 第88-90页 |
| 7.1 全文总结 | 第88-89页 |
| 7.2 下一步工作建议 | 第89-90页 |
| 致谢 | 第90-91页 |
| 参考文献 | 第91-93页 |
| 攻读硕士学位期间的研究成果 | 第93-94页 |