宽带数字信道化接收机的设计与研制
| 摘要 | 第3-4页 |
| Abstract | 第4页 |
| 第一章 绪论 | 第5-9页 |
| 1.1 研究背景 | 第5-6页 |
| 1.2 国内外研究现状 | 第6-8页 |
| 1.3 论文的主要内容和章节安排 | 第8-9页 |
| 第二章 宽带数字信道化接收机的基本理论 | 第9-20页 |
| 2.1 引言 | 第9-10页 |
| 2.2 采样理论 | 第10-13页 |
| 2.3 多速率信号处理 | 第13-16页 |
| 2.4 宽带数字信道化接收机相关结构 | 第16-19页 |
| 2.5 本章小结 | 第19-20页 |
| 第三章 数字信道化接收机硬件系统的构建 | 第20-42页 |
| 3.1 系统方案原理分析 | 第20页 |
| 3.2 系统原理组成框图及说明 | 第20-21页 |
| 3.3 系统仿真 | 第21-22页 |
| 3.4 宽带数字信道化接收机硬件平台的设计 | 第22-36页 |
| 3.5 高速PCB设计 | 第36-41页 |
| 3.6 硬件实物 | 第41-42页 |
| 3.7 本章小结 | 第42页 |
| 第四章 宽带数字信道化接收机算法设计与测试验证 | 第42-52页 |
| 4.1 算法顶层设计 | 第43-44页 |
| 4.2 FPGA设计原则 | 第44-46页 |
| 4.3 系统性能指标测试验证 | 第46-51页 |
| 4.4 本章小结 | 第51-52页 |
| 第五章 总结与展望 | 第52-54页 |
| 5.1 全文总结 | 第52页 |
| 5.2 未来的方向 | 第52-54页 |
| 参考文献 | 第54-56页 |
| 符号与标记(附录1) | 第56-57页 |
| 致谢 | 第57-58页 |