基于FPGA的HD-SDI音频嵌入解嵌系统设计
| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 第1章 绪论 | 第9-13页 |
| ·国内外高清数字电视的发展现状 | 第9-10页 |
| ·数字音频嵌入解嵌 | 第10-11页 |
| ·本文研究的主要内容 | 第11-13页 |
| 第2章 FPGA 设计基础 | 第13-19页 |
| ·可编程逻辑器件发展历程 | 第13页 |
| ·FPGA 结构特点 | 第13-16页 |
| ·FPGA 基本结构 | 第14-15页 |
| ·FPGA 常见模块 | 第15-16页 |
| ·FPGA 芯片选型 | 第16页 |
| ·FPGA 设计流程 | 第16-18页 |
| ·开发工具 | 第18页 |
| ·本章小结 | 第18-19页 |
| 第3章 数字视音频数据结构分析 | 第19-30页 |
| ·高清视频信号格式 | 第19页 |
| ·高清晰度电视系统的数字串行比特接口HD-SDI | 第19-23页 |
| ·数字音频格式分析 | 第23-26页 |
| ·仿真信号源生成 | 第26-29页 |
| ·HD-SDI 测试信号生成 | 第26-28页 |
| ·AE53 测试信号生成 | 第28-29页 |
| ·本章小结 | 第29-30页 |
| 第4章 数字音频嵌入视频研究与实现 | 第30-46页 |
| ·SMPTE 299M 标准详解 | 第30-34页 |
| ·音频数据包 | 第30-32页 |
| ·音频控制包 | 第32-33页 |
| ·音频包小结 | 第33-34页 |
| ·数字音频嵌入视频研究与实现 | 第34-45页 |
| ·总体框图 | 第34-35页 |
| ·AES 串行数据接口 | 第35-38页 |
| ·HD-SDI 接收模块 | 第38-42页 |
| ·音频数据缓冲区 | 第42-43页 |
| ·音频嵌入 | 第43-45页 |
| ·本章小结 | 第45-46页 |
| 第5章 数字音频解嵌研究与实现 | 第46-53页 |
| ·HD-SDI 接收 | 第46页 |
| ·音频解嵌 | 第46-52页 |
| ·音频数据包解嵌 | 第47-50页 |
| ·输入状态机工作流程 | 第48-49页 |
| ·输出状态机 | 第49-50页 |
| ·音频控制包解嵌 | 第50-52页 |
| ·本章小结 | 第52-53页 |
| 第6章 全局功能仿真及设计整合 | 第53-58页 |
| ·测试平台的框架 | 第53-54页 |
| ·测试结果验证 | 第54-55页 |
| ·设计整合 | 第55-57页 |
| ·本章小结 | 第57-58页 |
| 第7章 结束语 | 第58-60页 |
| 参考文献 | 第60-62页 |
| 致谢 | 第62-63页 |
| 攻读学位期间发表的学术论文与取得的研究成果 | 第63页 |