基于PCI9052的多串口通信卡研究与实现
| 摘要 | 第5-6页 |
| Abstract | 第6页 |
| 第一章 绪论 | 第9-15页 |
| 1.1 研究背景与意义 | 第9-10页 |
| 1.2 本课题的研究进展 | 第10-12页 |
| 1.2.1 总线的演变 | 第10-11页 |
| 1.2.2 PCI串口卡的现状 | 第11-12页 |
| 1.3 研究内容及创新改进 | 第12-14页 |
| 1.3.1 研究内容 | 第12-13页 |
| 1.3.2 开发所需条件 | 第13页 |
| 1.3.3 创新及改进 | 第13-14页 |
| 1.4 论文组织结构 | 第14-15页 |
| 第二章 PCI局部总线 | 第15-25页 |
| 2.1 PCI总线的优势 | 第15-17页 |
| 2.2 PCI配置空间简介 | 第17-19页 |
| 2.3 PCI总线设备的信号分配 | 第19-22页 |
| 2.4 PCI总线的传输协议 | 第22-24页 |
| 2.5 本章小结 | 第24-25页 |
| 第三章 PCI通信卡的硬件设计 | 第25-43页 |
| 3.1 PCI总线接口芯片的选择 | 第25-28页 |
| 3.1.1 PCI9052的功能实现 | 第25-27页 |
| 3.1.2 PCI9052接口信号设计 | 第27-28页 |
| 3.2 PCI通信卡的硬件设计 | 第28-39页 |
| 3.2.1 接口模块 | 第29-36页 |
| 3.2.2 逻辑控制模块 | 第36-39页 |
| 3.2.3 输入输出模块 | 第39页 |
| 3.3 PCB板的绘制的关键问题 | 第39-40页 |
| 3.3.1 PCI板卡电源要求 | 第39-40页 |
| 3.3.2 PCI板卡走线 | 第40页 |
| 3.4 原理图信号设计 | 第40-41页 |
| 3.5 本章小结 | 第41-43页 |
| 第四章 设备驱动程序 | 第43-57页 |
| 4.1 系统结构设计 | 第43-44页 |
| 4.2 驱动体系设计 | 第44-46页 |
| 4.2.1 驱动模式 | 第44页 |
| 4.2.2 WDM体系 | 第44-45页 |
| 4.2.3 驱动程序层次设计 | 第45-46页 |
| 4.3 驱动程序架构设计 | 第46-50页 |
| 4.3.1 设计工具 | 第46-47页 |
| 4.3.2 架构开发 | 第47-50页 |
| 4.4 驱动程序的底层设计 | 第50-55页 |
| 4.5 本章小结 | 第55-57页 |
| 第五章 功能的实现与验证 | 第57-67页 |
| 5.1 模块功能的实现 | 第57-60页 |
| 5.1.1 拓展与添加设备模块 | 第58-59页 |
| 5.1.2 串行处理模块 | 第59-60页 |
| 5.2 测试项目 | 第60-65页 |
| 5.2.1 发控接口通信协议 | 第60-61页 |
| 5.2.2 加电测试 | 第61-65页 |
| 5.3 本章小结 | 第65-67页 |
| 第六章 结论与展望 | 第67-69页 |
| 6.1 工作总结 | 第67-68页 |
| 6.2 工作展望 | 第68-69页 |
| 参考文献 | 第69-71页 |
| 致谢 | 第71-73页 |
| 个人简历、在学期间发表的论文与研究成果 | 第73页 |