| 摘要 | 第1-5页 |
| ABSTRACT | 第5-10页 |
| 第一章 绪论 | 第10-13页 |
| ·项目背景 | 第10页 |
| ·项目意义 | 第10-11页 |
| ·FPGA 设计现况 | 第11页 |
| ·论文内容安排 | 第11-13页 |
| 第二章 FPGA 的基本结构和设计现况 | 第13-19页 |
| ·可编程逻辑器件的发展 | 第13-15页 |
| ·PLD 器件的演化 | 第13页 |
| ·FPGA 结构形式及实现技术 | 第13-15页 |
| ·FPGA 的结构类别 | 第13-14页 |
| ·FPGA 的编程实现技术 | 第14-15页 |
| ·FPGA 设计现况 | 第15-16页 |
| ·FPGA 产品供应现况 | 第15页 |
| ·Altera 公司FPGA 产品概况 | 第15页 |
| ·Xilinx 公司FPGA 产品概况 | 第15-16页 |
| ·Lattice 公司FPGA 产品概况 | 第16页 |
| ·Actel 公司FPGA 产品概况 | 第16页 |
| ·FPGA 器件的性能优势 | 第16-17页 |
| ·FPGA 的基本架构 | 第17-18页 |
| ·FPGA 基本概况小结 | 第18-19页 |
| 第三章 可编程逻辑模块结构的研究 | 第19-26页 |
| ·FPGA 功能单元概述 | 第19页 |
| ·CLB 电路结构研究 | 第19-25页 |
| ·可编程逻辑块基本结构形式 | 第19-20页 |
| ·Virtex 系列FPGA 的CLB 结构 | 第20-21页 |
| ·Spartan 系列FPGA 的CLB 结构 | 第21-22页 |
| ·Cyclone 系列FPGA 的CLB 结构 | 第22-24页 |
| ·Stratix 系列FPGA 的CLB 结构 | 第24-25页 |
| ·CLB 结构研究总结 | 第25-26页 |
| 第四章 CLB 单元结构的设计 | 第26-58页 |
| ·CLB 总体设计结构 | 第26-27页 |
| ·slice 单元设计结构 | 第27-50页 |
| ·查找表结构设计 | 第28-38页 |
| ·组合函数发生器设计原理 | 第28-30页 |
| ·地址译码器结构设计 | 第30-31页 |
| ·数据写入电路结构设计 | 第31-33页 |
| ·存储电路结构设计 | 第33-37页 |
| ·读译码电路结构设计 | 第37-38页 |
| ·LUT 设计结构小结 | 第38页 |
| ·内置组合逻辑设计 | 第38-48页 |
| ·数据选择输入电路设计 | 第38-39页 |
| ·快速进位链结构 | 第39-42页 |
| ·内置快速乘法结构设计 | 第42-44页 |
| ·内置SOP 结构设计 | 第44-45页 |
| ·附加函数发生器设计 | 第45-46页 |
| ·控制信号产生模块设计 | 第46-48页 |
| ·可编程寄存器设计 | 第48-49页 |
| ·slice 电路设计结构 | 第49-50页 |
| ·配置信息存储电路设计 | 第50-53页 |
| ·编程方式 | 第51页 |
| ·配置电路结构设计 | 第51-53页 |
| ·布线结构设计 | 第53-57页 |
| ·布线矩阵的组成结构 | 第53-54页 |
| ·互连线结构 | 第54-57页 |
| ·CLB 结构设计小结 | 第57-58页 |
| 第五章 CLB 设计结构的仿真验证 | 第58-83页 |
| ·仿真验证方法 | 第58页 |
| ·PC 软件仿真 | 第58-59页 |
| ·工作站软件仿真 | 第59-60页 |
| ·仿真结果 | 第60-82页 |
| ·组合逻辑功能仿真结果 | 第60-73页 |
| ·16 位ROM 功能 | 第60-61页 |
| ·32 位ROM 功能 | 第61-62页 |
| ·128 位ROM 功能 | 第62-63页 |
| ·16 位RAM 功能仿真 | 第63-64页 |
| ·32 位RAM 功能仿真 | 第64-65页 |
| ·128 位RAM 读写功能仿真 | 第65-66页 |
| ·16 位移位寄存器功能仿真 | 第66-67页 |
| ·32 位移位寄存功能仿真 | 第67-68页 |
| ·128 位移位寄存功能仿真 | 第68-69页 |
| ·内置组合逻辑结构功能仿真 | 第69-70页 |
| ·控制信号生成模块仿真 | 第70-73页 |
| ·时序功能仿真 | 第73-75页 |
| ·模拟仿真验证 | 第75-82页 |
| ·4 输入的LUT 输入到slice 输出的传输特性 | 第76-77页 |
| ·LUT 输入到F5MUX 的传输特性 | 第77页 |
| ·FXMUX 输入到slice 输出的传输特性 | 第77-78页 |
| ·SOP 链传输特性 | 第78-79页 |
| ·RAM 或移位寄存功能模式下的开关特性 | 第79-81页 |
| ·寄存器特性 | 第81-82页 |
| ·仿真总结 | 第82-83页 |
| 第六章 CLB 版图实现与全电路仿真 | 第83-90页 |
| ·CLB 版图设计 | 第83-85页 |
| ·全电路仿真 | 第85-89页 |
| ·仿真方法 | 第85-86页 |
| ·乘除法功能验证 | 第86-87页 |
| ·复杂移位功能验证 | 第87-88页 |
| ·计数验证 | 第88-89页 |
| ·测试小结 | 第89-90页 |
| 第七章 结论 | 第90-92页 |
| 致谢 | 第92-93页 |
| 参考文献 | 第93-95页 |
| 附录 | 第95-100页 |
| 攻硕期间取得的成果 | 第100-101页 |