摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
1 引言 | 第14-19页 |
1.1 数字信号处理器概述 | 第14页 |
1.2 研究的目的 | 第14-15页 |
1.3 国内外DSP 发展的动态 | 第15-17页 |
1.3.1 DSP 芯片的发展历史 | 第15-16页 |
1.3.2 DSP 的发展现状 | 第16-17页 |
1.4 本研究的主要内容 | 第17-18页 |
1.5 论文的研究内容及章节安排 | 第18-19页 |
2 DSP 处理器的内核结构 | 第19-41页 |
2.1 数字IC 设计概述 | 第19-20页 |
2.2 DSP 核设计背景 | 第20-22页 |
2.3 DSP 核结构分析 | 第22-35页 |
2.3.1 处理器单元结构 | 第23-32页 |
2.3.2 流水线结构 | 第32-33页 |
2.3.3 总线 | 第33页 |
2.3.4 堆栈 | 第33-35页 |
2.4 指令系统与数据类型 | 第35-37页 |
2.4.1 指令分析 | 第35-36页 |
2.4.2 寄存器 | 第36页 |
2.4.3 数据类型 | 第36-37页 |
2.5 中央处理器 | 第37-41页 |
2.5.1 流水线控制 | 第37-38页 |
2.5.2 程序地址产生器 | 第38页 |
2.5.3 定时器 | 第38-39页 |
2.5.4 中断控制器 | 第39-41页 |
3 DSP 核的验证与分析 | 第41-64页 |
3.1 数字IC 验证概述 | 第41-42页 |
3.1.1 动态验证 | 第41-42页 |
3.1.2 静态验证 | 第42页 |
3.1.3 形式技术 | 第42页 |
3.2 功能验证 | 第42-43页 |
3.3 指令仿真验证 | 第43-57页 |
3.3.1 DSP 实现IIR 数字滤波器仿真 | 第44-48页 |
3.3.2 DSP 分支跳转指令集的仿真与测试向量 | 第48-55页 |
3.3.3 分支跳转指令集仿真结果分析 | 第55-57页 |
3.3.4 问题电路的分析与改进 | 第57页 |
3.4 FPGA 验证 | 第57-62页 |
3.4.1 FPGA 的基本结构 | 第57-58页 |
3.4.2 FPGA 验证流程 | 第58-59页 |
3.4.3 DSP 核FPGA 验证 | 第59-62页 |
3.5 DSP 性能验证 | 第62-64页 |
4 结束语 | 第64-65页 |
参考文献 | 第65-67页 |
致谢 | 第67-68页 |
攻读学位期间发表的学术论文 | 第68-70页 |