基于FPGA的高速多路信号通信的设计与处理
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-11页 |
1.1 研究背景 | 第8页 |
1.2 国内外发展现状以及存在的问题 | 第8-9页 |
1.3 论文的主要工作 | 第9-10页 |
1.4 主要研究内容 | 第10-11页 |
第二章 系统总体框架 | 第11-25页 |
2.1 系统总体构架设计 | 第11页 |
2.2 FPGA 内部逻辑结构设计 | 第11-18页 |
2.2.1 FPGA 的选型 | 第13-15页 |
2.2.2 DSP 的选型设计 | 第15-17页 |
2.2.3 内部逻辑设计 | 第17-18页 |
2.3 DSP 与 FPGA 的联用 | 第18-25页 |
2.3.1 DSP 的 EMIF 接口初始化 | 第21-22页 |
2.3.2 FPGA 接口功能的设计 | 第22-25页 |
第三章 多通道串行接口数据传输控制系统设计 | 第25-40页 |
3.1 缓存的设计与实现 | 第25-29页 |
3.1.1 双端口 RAM 的设计与实现 | 第25-27页 |
3.1.2 FIFO 的设计 | 第27-29页 |
3.2 串口模块总体结构 | 第29-34页 |
3.2.1 串口发送模块设计 | 第32-34页 |
3.2.2 串口接收模块设计 | 第34页 |
3.3 FPGA 发送及接收数据仿真验证 | 第34-38页 |
3.3.1 发送模块的仿真测试 | 第35-37页 |
3.3.2 接收模块的仿真测试 | 第37-38页 |
3.4 FPGA 时钟可靠性 | 第38-40页 |
第四章 扩展模块实现与设计 | 第40-45页 |
4.1 AD 控制模块设计 | 第41-42页 |
4.2 DA 控制模块设计 | 第42-44页 |
4.3 开关量控制模块设计 | 第44-45页 |
第五章 系统调试 | 第45-50页 |
5.1 软件系统的初始化设计 | 第45-47页 |
5.2 FPGA 下载配置 | 第47-50页 |
第六章 总结与展望 | 第50-51页 |
6.1 主要工作及成果 | 第50页 |
6.2 存在的不足与建议 | 第50-51页 |
参考文献 | 第51-54页 |
致谢 | 第54页 |