面向图像处理的FPGA多核SoC互联技术研究
摘要 | 第4-6页 |
Abstract | 第6-7页 |
1 绪论 | 第10-15页 |
1.1 课题研究背景 | 第10页 |
1.2 国内外研究现状 | 第10-13页 |
1.2.1 图像处理的研究现状 | 第10-12页 |
1.2.2 多核互连技术的研究现状 | 第12-13页 |
1.3 研究的主要内容 | 第13-14页 |
1.4 论文组织结构 | 第14-15页 |
2 图像处理及多核技术理论 | 第15-27页 |
2.1 数字图像处理技术 | 第15-17页 |
2.1.1 图像处理技术概述 | 第15-16页 |
2.1.2 图像并行处理技术 | 第16-17页 |
2.2 SOPC技术 | 第17-21页 |
2.2.1 SOPC技术概述 | 第17-19页 |
2.2.2 SOPC技术特点 | 第19-20页 |
2.2.3 SOPC开发流程 | 第20-21页 |
2.3 NiosII多核处理器技术 | 第21-26页 |
2.3.1 NiosII软核类型 | 第21-23页 |
2.3.2 NiosII软核结构 | 第23-25页 |
2.3.3 NiosII多核处理器 | 第25-26页 |
2.4 本章小结 | 第26-27页 |
3 多核SoC互连技术研究 | 第27-52页 |
3.1 Qsys互联总线 | 第27-36页 |
3.1.1 Avalon总线 | 第28-33页 |
3.1.2 AMBA AXI总线 | 第33-36页 |
3.2 多核SoC硬件互连架构 | 第36-42页 |
3.2.1 共享总线型 | 第38-39页 |
3.2.2 交叉开关型 | 第39-40页 |
3.2.3 片上网络型 | 第40-42页 |
3.3 多核SoC核间通信机制 | 第42-50页 |
3.3.1 共享存储器 | 第42-44页 |
3.3.2 通用接口核 | 第44-46页 |
3.3.3 SG-DMA核 | 第46-50页 |
3.4 本章小结 | 第50-52页 |
4 面向图像处理的FPGA多核SoC处理器系统 | 第52-70页 |
4.1 人脸面部检测 | 第52-57页 |
4.1.1 光线补偿 | 第53-54页 |
4.1.2 肤色建模 | 第54-55页 |
4.1.3 脸部检测 | 第55-57页 |
4.2 多核处理器系统工程结构 | 第57-58页 |
4.3 构建NiosII软核处理器系统 | 第58-61页 |
4.3.1 配置NiosII内核基地址 | 第58-60页 |
4.3.2 手动连接系统IP核组件 | 第60-61页 |
4.4 多核处理器的FPGA硬件实现 | 第61-66页 |
4.4.1 延时复位模块 | 第61-62页 |
4.4.2 锁相环倍频模块 | 第62-63页 |
4.4.3 FPGA顶层硬件电路 | 第63-66页 |
4.5 NiosII内核的软件移植 | 第66-68页 |
4.6 本章小结 | 第68-70页 |
5 多核SoC处理器的调试与分析 | 第70-76页 |
5.1 硬件平台 | 第70页 |
5.2 下载配置 | 第70-71页 |
5.3 结果分析 | 第71-74页 |
5.4 本章小结 | 第74-76页 |
结论 | 第76-78页 |
致谢 | 第78-79页 |
参考文献 | 第79-82页 |
附录A DE2i-150开发板组成框图 | 第82-83页 |
攻读学位期间的研究成果 | 第83页 |