蓝牙BLE基带数据处理IP核的设计与验证
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-18页 |
1.1 论文的研究背景及意义 | 第14-15页 |
1.2 低功耗蓝牙的国内外发展现状 | 第15-16页 |
1.3 研究目标及内容安排 | 第16-18页 |
第二章 低功耗蓝牙体系结构与协议分析 | 第18-34页 |
2.1 常见的短距离无线通信方式 | 第18-20页 |
2.2 低功耗蓝牙体系结构 | 第20-25页 |
2.2.1 控制器 | 第21-23页 |
2.2.2 主机 | 第23-24页 |
2.2.3 应用层 | 第24-25页 |
2.3 链路层规范 | 第25-32页 |
2.3.1 链路层状态机 | 第25-27页 |
2.3.2 报文结构 | 第27-31页 |
2.3.3 比特流处理 | 第31-32页 |
2.4 本章小节 | 第32-34页 |
第三章 基带数据处理模块的设计与仿真 | 第34-60页 |
3.1 基带功能分析及结构划分 | 第34-36页 |
3.2 基带发送子系统的架构设计 | 第36-38页 |
3.3 PKA模块的设计及仿真 | 第38-47页 |
3.3.1 TSM模块 | 第38-42页 |
3.3.2 CRC模块 | 第42-43页 |
3.3.3 DWH模块 | 第43-44页 |
3.3.4 CODE模块 | 第44-47页 |
3.4 基带接收子系统的架构设计 | 第47页 |
3.5 DSP模块的设计及仿真 | 第47-54页 |
3.5.1 SAM模块 | 第47-48页 |
3.5.2 COR模块 | 第48-50页 |
3.5.3 SYM模块 | 第50-53页 |
3.5.4 BUF模块 | 第53-54页 |
3.6 PKD模块的设计及仿真 | 第54-59页 |
3.6.1 DDW模块 | 第54-55页 |
3.6.2 RSM模块 | 第55-57页 |
3.6.3 RCR模块 | 第57-58页 |
3.6.4 WIN模块 | 第58页 |
3.6.5 译码模块 | 第58-59页 |
3.7 本章小节 | 第59-60页 |
第四章 基带时钟模块的设计与仿真 | 第60-70页 |
4.1 蓝牙时钟的设计及仿真 | 第60-65页 |
4.1.1 本地时钟 | 第61-63页 |
4.1.2 微微网时钟 | 第63-65页 |
4.2 帧间隔的设计及仿真 | 第65-68页 |
4.2.1 RX-TX帧间隔 | 第66-67页 |
4.2.2 TX-RX帧间隔 | 第67-68页 |
4.3 使能信号的产生 | 第68-69页 |
4.4 本章小节 | 第69-70页 |
第五章 基于FPGA的系统验证与分析 | 第70-84页 |
5.1 SoC验证平台 | 第70-71页 |
5.2 BLE协议功能验证 | 第71-77页 |
5.3 FPGA验证 | 第77-82页 |
5.4 本章小节 | 第82-84页 |
第六章 总结与展望 | 第84-86页 |
参考文献 | 第86-88页 |
致谢 | 第88-90页 |
作者简介 | 第90-92页 |
附录 | 第92-94页 |