量子电路设计及其在加密算法中的应用研究
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 选题的研究背景与意义 | 第10-11页 |
1.2 量子逻辑电路研究现状及发展趋势 | 第11-14页 |
1.3 本文的研究内容与结构安排 | 第14-15页 |
1.4 本章小结 | 第15-16页 |
第二章 量子电路基础及加密算法简介 | 第16-22页 |
2.1 量子电路基础知识 | 第16-18页 |
2.1.1 量子比特 | 第16-17页 |
2.1.2 量子逻辑电路性能评价指标 | 第17-18页 |
2.2 基本可逆逻辑门 | 第18-21页 |
2.3 加密算法简介 | 第21页 |
2.4 本章小结 | 第21-22页 |
第三章 量子组合电路设计 | 第22-27页 |
3.1 可逆多路选择器设计 | 第22-23页 |
3.2 可逆优先编码器设计 | 第23-24页 |
3.2.1 可逆 4_2 优先编码器的电路结构 | 第23页 |
3.2.2 功能仿真 | 第23-24页 |
3.2.3 性能分析 | 第24页 |
3.3 可逆比较器设计 | 第24-26页 |
3.3.1 两位可逆比较器的电路结构 | 第24-25页 |
3.3.2 功能仿真 | 第25页 |
3.3.3 性能分析 | 第25-26页 |
3.4 本章小结 | 第26-27页 |
第四章 量子时序电路设计 | 第27-40页 |
4.1 可逆寄存器设计 | 第27-31页 |
4.1.1 可逆逻辑门NDFG | 第27-28页 |
4.1.2 四位可逆寄存器设计 | 第28-29页 |
4.1.3 四位可逆通用移位寄存器设计 | 第29-31页 |
4.2 可逆触发器设计 | 第31-34页 |
4.2.1 可逆逻辑门TFG | 第31-32页 |
4.2.2 可逆T触发器设计 | 第32-33页 |
4.2.3 可逆JK触发器设计 | 第33-34页 |
4.3 计数器的量子逻辑设计 | 第34-39页 |
4.3.1 四位BCD行波计数器 | 第34-37页 |
4.3.2 四位二进制同步加/减计数器 | 第37-39页 |
4.4 本章小结 | 第39-40页 |
第五章 有限域上模逆电路的量子逻辑设计 | 第40-45页 |
5.1 有限域概述 | 第40页 |
5.2 模逆算法简介 | 第40-41页 |
5.3 模逆电路的量子逻辑设计 | 第41-44页 |
5.3.1 电路结构 | 第41-42页 |
5.3.2 工作过程 | 第42-43页 |
5.3.3 仿真实验与结果分析 | 第43-44页 |
5.4 本章小结 | 第44-45页 |
第六章 量子电路进化设计方法研究 | 第45-56页 |
6.1 数学模型与设计规则 | 第45页 |
6.2 量子进化算法 | 第45-49页 |
6.2.1 编码方法 | 第46页 |
6.2.2 量子遗传算法 | 第46-49页 |
6.3 设计实例及功能仿真 | 第49-55页 |
6.4 本章小结 | 第55-56页 |
第七章 总结与展望 | 第56-58页 |
7.1 全文总结 | 第56-57页 |
7.2 课题展望 | 第57-58页 |
参考文献 | 第58-65页 |
致谢 | 第65-67页 |
附录:攻读学位期间参与的科研项目与公开发表的论文 | 第67-68页 |