致谢 | 第7-8页 |
摘要 | 第8-9页 |
ABSTRACT | 第9页 |
第一章 绪论 | 第16-21页 |
1.1 研究背景与意义 | 第16-17页 |
1.2 模数转换器发展现状 | 第17-18页 |
1.3 时间交织ADC失配误差校准技术 | 第18-19页 |
1.4 论文的研究内容与组织结构 | 第19-21页 |
第二章 时间交织模数转换器概述 | 第21-34页 |
2.1 ADC的性能指标 | 第21-25页 |
2.1.1 静态性能指标 | 第21-23页 |
2.1.2 动态性能指标 | 第23-25页 |
2.2 时间交织ADC的原理 | 第25-27页 |
2.3 时间交织ADC失配误差分析 | 第27-33页 |
2.3.1 失调失配误差分析 | 第27-29页 |
2.3.2 增益失配误差分析 | 第29-30页 |
2.3.3 采样时间失配误差分析 | 第30-32页 |
2.3.4 失配误差仿真验证 | 第32-33页 |
2.4 本章小结 | 第33-34页 |
第三章 时间交织ADC失配误差校准技术 | 第34-59页 |
3.1 时间交织ADC校准技术已有成果 | 第34-41页 |
3.1.1 失调失配误差校准技术 | 第34-36页 |
3.1.2 增益失配误差校准技术 | 第36-37页 |
3.1.3 采样时间失配误差校准技术 | 第37-41页 |
3.2 时间交织ADC失配误差校准算法 | 第41-54页 |
3.2.1 基于LMS迭代的自适应失调和增益失配联合校准算法 | 第41-48页 |
3.2.2 基于输入信号统计反馈的采样时间失配误差校准算法 | 第48-54页 |
3.3 时间交织ADC失配误差校准算法的MATLAB实现 | 第54-58页 |
3.4 本章小结 | 第58-59页 |
第四章 校准算法的实现与验证 | 第59-71页 |
4.1 时间交织ADC校准算法的硬件实现 | 第59-70页 |
4.1.1 Verilog功能仿真验证 | 第59-61页 |
4.1.2 校准算法的FPGA验证 | 第61-63页 |
4.1.3 校准算法的ASIC实现 | 第63-70页 |
4.1.4 多层次验证结果的对比分析 | 第70页 |
4.2 本章小结 | 第70-71页 |
第五章 总结与展望 | 第71-72页 |
5.1 总结 | 第71页 |
5.2 展望 | 第71-72页 |
参考文献 | 第72-76页 |
攻读硕士学位期间的学术活动及成果情况 | 第76页 |