数字化多道脉冲幅度分析器的研制
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-9页 |
| 第一章 绪论 | 第9-13页 |
| ·选题背景 | 第9-10页 |
| ·数字化多道分析器发展现状 | 第10-11页 |
| ·多道分析器设计指标 | 第11-12页 |
| ·研究内容及创新点 | 第12-13页 |
| 第二章 数字化谱仪设计原理及其相关技术研究 | 第13-18页 |
| ·射线的来源 | 第13页 |
| ·探测器的工作原理 | 第13-18页 |
| 第三章 多道脉冲幅度分析器总体方案设计 | 第18-21页 |
| ·多道脉冲幅度分析器整体构架设计 | 第18页 |
| ·方案选择 | 第18-19页 |
| ·FPGA简介 | 第19-20页 |
| ·STM32微控制器简介 | 第20-21页 |
| 第四章 多道脉冲幅度分析器硬件电路设计 | 第21-35页 |
| ·电源设计 | 第21-26页 |
| ·锂电池电源及其充电电路设计 | 第22-23页 |
| ·数字信号的电源设计 | 第23-25页 |
| ·模拟信号的电源设计 | 第25-26页 |
| ·极零相消电路 | 第26-29页 |
| ·运算放大电路设计 | 第29页 |
| ·ADC转化电路设计 | 第29-31页 |
| ·FPGA外围接口电路设计 | 第31页 |
| ·MCU外围接口电路设计 | 第31-35页 |
| 第五章 多道分析器软件设计 | 第35-54页 |
| ·脉冲信号的梯形成形算法 | 第35-42页 |
| ·梯形成形算法的原理推导 | 第35-37页 |
| ·梯形成形算法的模块化设计 | 第37-40页 |
| ·软件仿真与硬件应用实现 | 第40-42页 |
| ·FPGA整体系统构架设计 | 第42-50页 |
| ·系统时钟控制模块 | 第44-45页 |
| ·高速ADC控制模块 | 第45-46页 |
| ·阈值去噪与堆积判弃模块 | 第46-47页 |
| ·基线恢复模块与峰值提取模块 | 第47页 |
| ·数据存储模块设计 | 第47-50页 |
| ·FPGA与STM32通讯 | 第50-51页 |
| ·STM32软件设计 | 第51-54页 |
| 第六章 多道分析器综合性能测试 | 第54-59页 |
| ·多道分析器主要技术指标要求 | 第54页 |
| ·调试工具 | 第54页 |
| ·多道分析器能量线性测试 | 第54-57页 |
| ·多道分析器处理速度测试 | 第57-58页 |
| ·电源纹波测试 | 第58-59页 |
| 第七章 结论与展望 | 第59-61页 |
| ·结论 | 第59-60页 |
| ·展望 | 第60-61页 |
| 参考文献 | 第61-64页 |
| 附录1 | 第64-65页 |
| 附录2 | 第65-66页 |
| 致谢 | 第66-67页 |
| 攻读硕士学位期间已发表或录用的论文 | 第67页 |