GPS/BDS双模接收机捕获算法的研究与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 绪论 | 第9-15页 |
·课题的研究背景和意义 | 第9-11页 |
·国内外研究现状 | 第11-14页 |
·国外研究现状 | 第11页 |
·国内研究现状 | 第11-14页 |
·本文研究内容及结构安排 | 第14-15页 |
2 GPS/BDS接收机系统和信号特性 | 第15-25页 |
·GPS与BDS系统介绍 | 第15-17页 |
·GPS系统介绍 | 第15-16页 |
·BDS系统介绍 | 第16-17页 |
·GPS与BDS信号特性 | 第17-20页 |
·GPS信号特性 | 第17-18页 |
·BDS信号特性 | 第18-20页 |
·GPS与BDS信号功率 | 第20页 |
·GPS与BDS的多普勒效应 | 第20-22页 |
·GPS与BDS的电文结构 | 第22-24页 |
·GPS电文结构 | 第22-23页 |
·BDS电文结构 | 第23-24页 |
·本章小结 | 第24-25页 |
3 GPS/BDS双模捕获算法技术研究 | 第25-48页 |
·捕获算法的基本原理 | 第25-30页 |
·相干累加 | 第27页 |
·非相干累加 | 第27-29页 |
·虚警概率和发现概率 | 第29-30页 |
·捕获算法分析 | 第30-47页 |
·匹配滤波器算法 | 第31-33页 |
·FFT并行相关算法 | 第33-34页 |
·部分匹配滤波和FFT结合的捕获算法 | 第34-43页 |
·PMF-FFT算法的性能分析 | 第39-40页 |
·PMF-FFT算法的检验量分析 | 第40-42页 |
·PMF-FFT算法的改进 | 第42-43页 |
·几种捕获方法的比较 | 第43-44页 |
·MATLAB对捕获算法的仿真结果 | 第44-47页 |
·本章小结 | 第47-48页 |
4 GPS/BDS双模捕获算法的硬件设计 | 第48-57页 |
·硬件设计 | 第48-49页 |
·FPGA中捕获主要模块 | 第49-53页 |
·本地载波和下变频 | 第49-50页 |
·伪码生成环节 | 第50-51页 |
·低通滤波模块 | 第51-52页 |
·部分匹配滤波器模块 | 第52页 |
·FFT模块 | 第52-53页 |
·FPGA资源消耗分析 | 第53-54页 |
·功能模块仿真 | 第54-56页 |
·伪码生成模块 | 第54-55页 |
·信号处理模块 | 第55页 |
·PMF-FFT模块 | 第55-56页 |
·本章小结 | 第56-57页 |
5 捕获算法性能测试与验证 | 第57-62页 |
·测试方法与构建 | 第57-58页 |
·测试结果与分析 | 第58-61页 |
·本章小结 | 第61-62页 |
6 总结与展望 | 第62-63页 |
参考文献 | 第63-67页 |
攻读硕士期间发表的论文及所取得的研究成果 | 第67-68页 |
致谢 | 第68-69页 |