自主XDSP中软件流水循环缓冲部件的设计与实现
摘要 | 第1-10页 |
ABSTRACT | 第10-12页 |
第一章 绪论 | 第12-20页 |
·课题背景介绍 | 第12-15页 |
·数字信号处理器概述 | 第12-13页 |
·课题来源 | 第13-15页 |
·循环程序处理技术 | 第15-18页 |
·循环展开 | 第15-17页 |
·软件流水 | 第17-18页 |
·本文研究的主要内容和意义 | 第18-19页 |
·论文的组织结构 | 第19-20页 |
第二章 软件流水循环缓冲部件的功能设计 | 第20-36页 |
·软件流水循环缓冲基本功能设计 | 第20-24页 |
·循环专用指令定义 | 第21-23页 |
·循环的装载、循环核、排空和重载 | 第23-24页 |
·软件流水循环缓冲对 for 循环的支持 | 第24-28页 |
·对单层 for 循环的支持 | 第25-26页 |
·对一级嵌套 for 循环的支持 | 第26-28页 |
·软件流水循环缓冲对 while 循环的支持 | 第28-30页 |
·软件流水循环缓冲对分支的响应 | 第30-33页 |
·分支指令位于循环体之前 | 第30-31页 |
·分支指令位于循环体之间 | 第31-32页 |
·分支指令位于循环体之后 | 第32-33页 |
·软件流水循环缓冲对中断的响应 | 第33-35页 |
·for 循环对中断的响应 | 第33-34页 |
·while 循环对中断的响应 | 第34-35页 |
·本章小结 | 第35-36页 |
第三章 软件流水循环缓冲部件的结构设计 | 第36-62页 |
·软件流水循环缓冲的总体结构设计 | 第36-37页 |
·软件流水循环缓冲控制部件的结构设计 | 第37-43页 |
·控制部件结构设计 | 第37-38页 |
·loop_decode 模块的逻辑设计 | 第38页 |
·ILCR 模块的逻辑设计 | 第38-42页 |
·RILCR 模块的逻辑设计 | 第42-43页 |
·核心控制模块的逻辑设计 | 第43-57页 |
·loop_counter 模块的基本功能 | 第43-48页 |
·循环装载、排空和重载逻辑设计 | 第48-56页 |
·派发指针逻辑设计 | 第56页 |
·段边界逻辑设计 | 第56页 |
·流水线派发逻辑设计 | 第56-57页 |
·软件流水循环缓冲存储派发部件结构设计 | 第57-61页 |
·访问执行包的控制逻辑设计 | 第57-58页 |
·执行包模块结构设计 | 第58-60页 |
·指令窗模块结构设计 | 第60页 |
·派发模块结构设计 | 第60-61页 |
·本章小结 | 第61-62页 |
第四章 软件流水循环缓冲部件的功能验证与性能评测 | 第62-77页 |
·软件流水循环缓冲的功能验证 | 第62-68页 |
·功能验证的方法 | 第62-64页 |
·循环缓冲的模块级验证 | 第64-65页 |
·循环缓冲的系统级验证 | 第65-68页 |
·软件流水循环缓冲的性能评测 | 第68-71页 |
·软件流水循环缓冲的硬件开销评测 | 第71-76页 |
·影响硬件开销的因素 | 第71-73页 |
·循环缓冲的硬件开销结果 | 第73-76页 |
·本章小结 | 第76-77页 |
第五章 结束语 | 第77-80页 |
·工作总结 | 第77页 |
·工作展望 | 第77-80页 |
致谢 | 第80-82页 |
参考文献 | 第82-85页 |
作者在学期间取得的学术成果 | 第85页 |