电子式互感器合并单元的研究
| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 目录 | 第7-9页 |
| 第1章 绪论 | 第9-14页 |
| ·课题研究的背景及意义 | 第9-10页 |
| ·电子式互感器的研究现状 | 第10-12页 |
| ·论文研究的主要内容 | 第12-14页 |
| 第2章 电子式互感器的原理及结构 | 第14-20页 |
| ·电子式互感器的通用框图 | 第14-15页 |
| ·IEC61850 标准简介 | 第15-17页 |
| ·电子式互感器的硬件电路设计与实现 | 第17-19页 |
| ·电子式互感器设计要求 | 第17页 |
| ·硬件电路设计 | 第17-19页 |
| ·本章小结 | 第19-20页 |
| 第3章 高压侧调制电路的设计与实现 | 第20-31页 |
| ·调制电路的结构与原理 | 第20页 |
| ·高压侧调制电路的硬件设计 | 第20-26页 |
| ·信号调理电路的设计 | 第20-21页 |
| ·采样电路的设计 | 第21-22页 |
| ·逻辑控制电路的设计 | 第22-23页 |
| ·调理电路的电源设计 | 第23-25页 |
| ·光纤发射器的设计 | 第25-26页 |
| ·逻辑控制器的软件设计 | 第26-29页 |
| ·曼彻斯特码原理 | 第26-27页 |
| ·A/D 转换器的控制 | 第27-28页 |
| ·程序设计及仿真 | 第28-29页 |
| ·高压侧调制电路的电路板调试 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第4章 合并单元的设计与实现 | 第31-50页 |
| ·合并单元的结构 | 第31-32页 |
| ·合并单元的硬件电路设计 | 第32-38页 |
| ·光电接收电路 | 第32页 |
| ·FPGA 控制模块设计 | 第32-34页 |
| ·以太网控制模块 | 第34-36页 |
| ·DSP 数据处理模块 | 第36-37页 |
| ·开入开出电路 | 第37页 |
| ·电源电路 | 第37-38页 |
| ·系统实验平台介绍 | 第38-40页 |
| ·合并单元软件设计及系统整体调试 | 第40-49页 |
| ·曼彻斯特解码与串并转换 | 第40-42页 |
| ·数据处理 | 第42-43页 |
| ·电力系统线路保护的设计 | 第43-47页 |
| ·以太网发送 | 第47-49页 |
| ·本章小结 | 第49-50页 |
| 结论 | 第50-51页 |
| 参考文献 | 第51-54页 |
| 攻读硕士学位期间发表的学术论文 | 第54-55页 |
| 致谢 | 第55页 |