首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

三维片上网络通信架构及组件容错方法研究

摘要第1-7页
ABSTRACT第7-9页
致谢第9-10页
目录第10-12页
插图清单第12-14页
表格清单第14-15页
第一章 绪论第15-26页
   ·3D NOC 研究背景第15-19页
     ·NoC 的产生第15-17页
     ·3D IC 的发展第17-18页
     ·3D NoC 的提出第18-19页
   ·3D NOC 的关键问题第19-21页
     ·3D NoC 映射第20页
     ·拓扑结构第20-21页
     ·温度控制第21页
   ·国内外研究状况第21-23页
     ·国外研究现状第21-22页
     ·国内研究现状第22-23页
   ·课题的意义和依据第23-24页
   ·课题创新点和文章结构安排第24-26页
     ·课题创新点第24页
     ·论文结构与内容安排第24-26页
第二章 3D NOC 架构及容错相关研究第26-37页
   ·3D NOC 拓扑结构第26-29页
     ·基于 XnoTs 的 3D NoC第26页
     ·基于洗牌交换网的 3D NoC第26-28页
     ·基于 De Bruijn 的 3D NoC第28页
     ·基于簇式的 3D NoC第28-29页
   ·3D NOC 中路由器结构第29-33页
     ·输入缓存第30-31页
     ·交叉开关第31页
     ·仲裁器第31-32页
     ·路由计算第32-33页
   ·数据在路由器内的路由过程第33-34页
   ·3D NOC 容错路由策略第34-36页
     ·概率扩散算法第35页
     ·定向扩散算法第35页
     ·N-随机走动算法第35-36页
     ·基于链路状态的容错路由算法第36页
   ·本章小结第36-37页
第三章 三维片上网络低延迟容错架构设计第37-46页
   ·低延迟容错问题的引入第37-38页
   ·低延迟双粒度网络架构设计第38-40页
     ·典型 3D NoC-Bus 架构第38页
     ·总线式低延迟双粒度网络设计第38-39页
     ·无输出缓冲的 3D NoC-Bus 工作原理第39-40页
   ·双子路由器结构的 C_ROUTER第40-41页
   ·故障诊断和标记第41-42页
   ·数据包格式第42-43页
   ·实验结果及分析第43-45页
   ·本章小结第45-46页
第四章 低拥塞的簇式三维片上网络容错策略第46-54页
   ·拥塞容错问题的提出第46-47页
   ·高可靠低开销的通信架构第47-49页
     ·改进 plane router 旁路设计第47-48页
     ·TSV router 加固策略第48-49页
   ·通信模型第49-50页
   ·问题描述和路由算法第50-52页
     ·Plane Router 路由策略第50-51页
     ·TSV Router 路由策略第51-52页
   ·实验结果及分析第52-53页
   ·本章总结第53-54页
第五章 总结及展望第54-56页
   ·论文总结第54-55页
   ·工作展望第55-56页
参考文献第56-60页
附录第60-61页
 攻读硕士学位期间撰写的论文第60页
 研究生阶段参加的项目第60-61页

论文共61页,点击 下载论文
上一篇:科学发展观视阈下的安徽文化软实力研究
下一篇:3D NoC中TSV和交叉开关的容错设计