一种应用于RFID读写器中发射机的10位低功耗DAC的分析与设计
| 摘要 | 第1-5页 |
| Abstract | 第5-7页 |
| 第一章 引言 | 第7-13页 |
| ·DAC综述 | 第7-8页 |
| ·DAC应用环境与设计指标 | 第8-11页 |
| ·射频识别RFID | 第8-9页 |
| ·读写器Reader | 第9-11页 |
| ·论文结构 | 第11-13页 |
| 第二章 DAC架构 | 第13-25页 |
| ·DAC主要参数定义 | 第13-17页 |
| ·静态特性参数 | 第14-15页 |
| ·动态特性参数 | 第15-17页 |
| ·DAC结构类型比较与选择 | 第17-20页 |
| ·电阻分压型 | 第18-19页 |
| ·开关电容型 | 第19页 |
| ·开关电流型 | 第19-20页 |
| ·CS(电流舵)DAC编码分段比选择 | 第20-25页 |
| 第三章 CSDAC系统架构与参数设计 | 第25-47页 |
| ·系统架构和模块功能 | 第25-29页 |
| ·误差机制与设计导向 | 第29-35页 |
| ·幅域误差 | 第29-31页 |
| ·时域误差 | 第31-35页 |
| ·开关电流源单元参数设计 | 第35-39页 |
| ·电流源管尺寸 | 第35-38页 |
| ·电流源层叠管 | 第38-39页 |
| ·开关管和开关层叠管 | 第39页 |
| ·负载电路与偏置网络设计 | 第39-42页 |
| ·负载电路 | 第39-41页 |
| ·偏置网络 | 第41-42页 |
| ·锁存器与开关驱动器设计 | 第42-47页 |
| ·电流开关驱动器 | 第42-45页 |
| ·锁存器 | 第45-47页 |
| 第四章 CSDAC面积与功耗优化 | 第47-54页 |
| ·模拟部分功耗优化-半单位电流结构 | 第47-49页 |
| ·数字部分功耗优化-组合式译码结构 | 第49-54页 |
| ·译码架构比较和选择 | 第49-52页 |
| ·译码电路的设计实现 | 第52-54页 |
| 第五章 整体仿真结果与分析 | 第54-64页 |
| ·阶梯波仿真与DNL,INL测量 | 第54-57页 |
| ·正弦波仿真与SFDR测量 | 第57-59页 |
| ·仿真结果分析与仿真方法讨论 | 第59-62页 |
| ·电路改进措施 | 第62-64页 |
| 第六章 总结与展望 | 第64-65页 |
| 参考文献 | 第65-68页 |
| 致谢 | 第68-69页 |