| 内容提要 | 第1-7页 |
| 第一章 概论 | 第7-13页 |
| ·课题背景 | 第7-9页 |
| ·论文研究的目的和意义 | 第9-10页 |
| ·国内外相关的研究状况及发展趋势 | 第10-11页 |
| ·论文结构 | 第11-13页 |
| 第二章 指纹识别技术的相关介绍 | 第13-39页 |
| ·生物识别技术 | 第13-19页 |
| ·常用的生理特征识别技术 | 第14-18页 |
| ·常用的行为特征识别技术 | 第18页 |
| ·生物识别技术的未来发展趋势 | 第18-19页 |
| ·FPGA/CPLD 可编程逻辑器件 | 第19-24页 |
| ·FPGA/CPLD 概述 | 第20-21页 |
| ·可编程逻辑器件(FPGA/CPLD)的基本结构 | 第21-24页 |
| ·可编程逻辑器件的发展趋势 | 第24页 |
| ·SOC/SOPC 片上系统 | 第24-33页 |
| ·SOC 的定义及其特点 | 第25-26页 |
| ·SOC 的设计技术 | 第26-29页 |
| ·SOPC 技术 | 第29-32页 |
| ·SOPC 和SOC 的性能比较 | 第32-33页 |
| ·硬件描述语言(HDL) | 第33-36页 |
| ·硬件描述语言概况 | 第33-34页 |
| ·几种硬件描述语言介绍 | 第34-36页 |
| ·集成电路仿真技术 | 第36-38页 |
| ·仿真技术简介 | 第36页 |
| ·仿真分类 | 第36-38页 |
| ·集成电路综合技术 | 第38-39页 |
| 第三章 基于FPGA 的指纹识别算法的实现方案 | 第39-48页 |
| ·用FPGA 实现指纹识别算法的三种方案 | 第40-44页 |
| ·纯硬件方案 | 第40-41页 |
| ·基于Nios II 的FPGA 代替DSP+MCU 方案 | 第41-43页 |
| ·FPAG 作为DSP 处理器的协处理器方案 | 第43-44页 |
| ·Nios II 嵌入式处理器 | 第44-48页 |
| 第四章 基于Nios II 的FPGA 设计 | 第48-66页 |
| ·基于Nios II 的FPGA 硬件平台 | 第48-52页 |
| ·Nios II 嵌入式处理器的设计步骤 | 第52-55页 |
| ·硬件加速模块的设计 | 第55-60页 |
| ·设计指纹比对数据的硬件加速器 | 第56-58页 |
| ·实验性能比较 | 第58-60页 |
| ·自定制指令的设计 | 第60-66页 |
| ·添加自定义指令 | 第61-63页 |
| ·实验性能比较 | 第63-66页 |
| 第五章 结论 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 摘要 | 第69-72页 |
| Abstract | 第72-75页 |
| 致谢 | 第75页 |